首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   113篇
  免费   17篇
  国内免费   10篇
工业技术   140篇
  2023年   1篇
  2022年   1篇
  2020年   1篇
  2019年   1篇
  2018年   2篇
  2017年   5篇
  2016年   6篇
  2015年   5篇
  2014年   4篇
  2013年   8篇
  2012年   12篇
  2011年   10篇
  2010年   15篇
  2009年   14篇
  2008年   15篇
  2007年   18篇
  2006年   9篇
  2005年   7篇
  2004年   3篇
  2003年   3篇
排序方式: 共有140条查询结果,搜索用时 15 毫秒
131.
基准电压源是A/D转换器中非常重要的模块,它的稳定性直接影响着A/D转换器的性能。在TSMC0.18μm/3.3V N-well CMOS工艺条件下,温度系数可达十几个ppm/C。在频率等于100kHz时,PSRR达到54dB,功耗只有0.25mW。  相似文献   
132.
∑-△A/D转换器需要一个基准电压作为参照进行模/数转换,因此,基准电压上的任何变化都会直接影响到A/D转换的结果。文章推导分析了基准电压的DC及AC波动对∑-△A/D转换结果的影响机制,并用一个三阶∑-△A/D转换器实例,在Matlab仿真环境中验证了分析结果。文章的结论可用于指导∑-△A/D转换器芯片中带隙基准源模块的电源抑制比设计。  相似文献   
133.
基于0.6μm BCD工艺参数,设计了一种新颖的低温漂、低功耗、高电源抑制比的自偏置带隙基准电压源.电路仿真结果表明:其工作电源电压低至1.7V,输出基准电压为1.24 V,温度系数仅6.68×10-6V/℃,电流消耗22 μA,电源抑制比高达82 dB.该电压源可广泛应用于模/数、数/模转换电路和电源管理芯片中.  相似文献   
134.
提出了一种用于全MOS电压基准源的新颖预抑制电路。采用一个大宽长比PMOS管和负反馈环路,将预抑制电压与基准电压之差固定为一个阈值电压。获得的预抑制电压用来为全MOS电压基准源供电,极大地改善了基准电压的电源调整率、温度稳定性和电源电压抑制比。采用Nuvoton 0.35 μm 5 V标准CMOS工艺进行仿真,整个电路的版图尺寸为64 μm×136 μm。结果表明:电压基准源的输出基准电压为1.53 V;电源电压在3.4~5.5 V范围内,线性调整率为97.8 μV/V;PSRR在10 Hz处为-143.2 dB,在100 Hz处为-123.3 dB,在1 kHz处为103.3 dB;环境温度在-45 ℃~125 ℃范围内,平均温度系数为8.7×10-6/℃。  相似文献   
135.
低压差线性稳压器(low-dropout voltage regulator,LDO)由于具有响应速度快、芯片面积小、低输出噪声的优点,很适合作为电源模块集成到红外焦平面读出电路的系统中。设计了一款低噪声、带buffer和密勒补偿的LDO结构的线性电源,芯片采用CSMC 0.6 μm CMOS工艺设计,在Hspice上对电路模块进行了仿真验证。仿真结果表明,该LDO在50 kHz、3.3~5 V的电源电压下,线性调整率最大为10 mV/V,电源抑制比(PSRR)为50 dB,负载电流可达到100 mA。  相似文献   
136.
基于可调电流控制模式设计出一种低压、高电源抑制比的带隙基准电压源电路。采用电流控制模式和多反馈环路,提高电路的整体电源抑制比;通过电阻分压的方式,使电路达到低压,同时提供偏压,简化偏置电路。采用0.5μmCMOS N阱工艺,电路可在电源电压为1.5V时正常工作。使用Cadence Spectre进行仿真结果表明,低频时电源抑制比(PSRR)高达107dB。-10℃~125℃温度范围内,平均温度系数约7.17ppm/℃,功耗仅为0.525mW。此电路能有效地抑制制程变异。  相似文献   
137.
张春茗  邵志标  周栋 《电子器件》2007,30(3):900-903,907
提出了一种自偏置,共源共栅(Cascode)结构的标准CMOS带隙基准电路,未使用运算放大器,占用面积小,功耗低,有利于集成到低功耗电路系统.采用新颖的Power On Reset 电路解决了自偏置电路的启动问题.采用基极电流消除技术和基极电阻补偿技术实现高精度.在UMC 0.25 μm 3.3 V电源电压CMOS工艺条件下进行模拟验证,模拟结果表明:带隙基准输出电压为1.208 3 V,在-20~80 ℃温度范围内,温度系数为8×10-6/℃,电源抑制比(PSRR)为-65.8 dB,功耗小于200 μW,输出噪声225 nV/Hz.  相似文献   
138.
设计一种新颖的低电压CMOS带隙基准电压源电路.电路采用了适合低电源电压工作的nMOS输入对管折叠共源共栅运算放大器,并提出一种新颖的启动电路.基于SMICO.35μm标准CMOS工艺,Cadence Spectre仿真结果表明:在低于1-V的电源电压下,所设计的电路能稳定工作,输出稳定的基准电压为622mV,最低电源电压为760mV.不高于100KHz的频率范围内,电源噪声抑制比为-75dB.在-20℃到100℃范围内,温度系数20ppm/℃.  相似文献   
139.
A high performance CMOS band-gap voltage reference circuit that can be used in interface integrated circuit of microsensor and compatible with 0. 6 μm ( double poly) mix process is proposed in this paper. The circuit can be employed in the range of 1. 8 - 8 V and carry out the first-order PTAT ( proportional to absolute temperature) temperature compensation. Through using a two-stage op-amp with a NMOS input pair as a negative feedback op-amp,the PSRR ( power supply rejection ratio) of the entire circuit is increased,and the temperature coefficient of reference voltage is decreased. Results from HSPICE simulation show that the PSRR is - 72. 76 dB in the condition of low-frequency,the temperature coefficient is 2. 4 × 10 -6 in the temperature range from - 10 ℃ to 90 ℃ and the power dissipation is only 14 μW when the supply voltage is 1. 8 V.  相似文献   
140.
设计了一种能够为射频芯片提供低噪声、高PSRR、全集成LDO.采用SMIC 0.18μmRF工艺实现,芯片有效面积0.11 mm2.测试结果表明:当输出电流从0跳变为20 mA时,最大Ripple 为100 mV,稳定时间2μs;当输出电流为20mA,频率到1 MHz的情况下,PSRR<-30 dB;从1~100 kH...  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号