首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1篇
  免费   1篇
  国内免费   2篇
工业技术   4篇
  2017年   1篇
  2015年   1篇
  2014年   1篇
  2006年   1篇
排序方式: 共有4条查询结果,搜索用时 0 毫秒
1
1.
轮组设计是模块运输车设计中非常重要的一个环节,研究如何在较小的空间下设计出具有承载能力强和悬挂调整量大的轮组尤为重要。根据模块运输车工作的实际需求,结合以往类似产品的结构形式和设计经验,分析模块运输车轮组的已知参数,建立相关的数学模型,并结合VB可视化语言对轮组结构进行参数化设计,以悬挂液压缸受力最小为目标,计算出轮组中3个铰接点的最优相对位置,准确快速地实现轮组的优化设计。  相似文献   
2.
张俊安  冯雯雯  刘军  付东兵  杨毓军  罗璞  李广军 《微电子学》2017,47(4):437-444, 456
综合论述了高速电流舵结构D/A转换器设计中的多项关键技术。以近年发表的高速电流舵结构D/A转换器的论文和公开的专利为基础,以电流舵结构D/A转换器设计中所遇到的多种非理想因素为依据,分类介绍了每种关键技术的原理、特点,并给出评价,提出了这些技术在电路级实现时需要考虑的因素。  相似文献   
3.
一种基于Rijndael的图像加密方法*   总被引:1,自引:0,他引:1  
提出的数字图像加密算法是Rijndael在数字图像加密方面的应用和改进。实验证明,图像的解密结果对混沌序列的初始值有较强的依赖性,安全性高,且S盒变换通过查表实现快。  相似文献   
4.
本文呈现了一款基于0.18?m CMOS工艺的采样率为2GSPS的16位数模转换器。此DAC采用数字域分时复用的系统架构,利用双通道LVDS接口接收数据,采用模拟DLL技术来满足LVDS数据初始相位与数据采样时钟相位关系的时序要求,设计FIFO吸收“数据时钟”和“DAC系统时钟”的相位误差,采用延迟控制器调节高速数字域时钟和模拟域时钟之间的相位关系,从而获得2GHz的采样率。同时,针对高位电流源失配设计后台数字校正。芯片测试结果显示,该DAC在模拟输出36MHz基波时的宽带SFDR达到74.02dBc,采用数字校正技术后D/A转换器的DNL小于±3.0LSB,INL小于±4.3LSB。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号