首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
基于工作在亚阈值区的MOS器件,运用CMOS电流模基准时CATA和PTAT电流求和的思想,提出一种具有低温漂系数、高电源抑制比(PSRR)的CMOS电压基准源,该电路可同时提供多个输出基准电压,且输出电压可调.该基准源基于CSMC 0.5 μm标准CMOS工艺,充分利用预调节电路并改进电流模基准核心电路,使整个电路的电源抑制比在低频时达到122 dB,温度系数(TC)在0~100℃的温度范围内约7 ppm/℃.  相似文献   

2.
崔嘉杰  罗萍 《微电子学》2014,(4):416-419
基于CSMC 0.5μm标准CMOS工艺,设计了一种高精度电流型CMOS带隙基准电压源。仿真结果表明,温度在-40℃~125℃范围内,基准输出电压的温度系数为1.3×10-5/℃;电源电压在3.3~5 V之间变化时,基准输出电压变化为0.076 mV,电源抑制比PSRR为-89 dB。同时,该电路包含修调电路,可在不同工艺角下进行校正,具有温度系数低、电源抑制比高、精度高等特点。  相似文献   

3.
文章设计了一种工作在亚闽值状态下的CMOS电压基准源,分析了MOSFET工作在亚闽区的电压和电流限定条件。电压基准源可提供与工艺基本无关近似零温度系数的基准电压。为了提高电路的电源抑制比,该电路采用了共源共栅电流镜结构。该结构采用了一种新型的偏置电路.使得电流镜各级联管均工作在饱和区边缘而不脱离饱和区,提高输出电压摆幅,得到有较高恒流特性的基准电流。该电路采用0,6μmCMOS工艺,通过Spectra仿真,可工作在2V电压下,输出基准电压1.4V,温度系数为17×10^-6(V/℃)。  相似文献   

4.
尹勇生  易昕  邓红辉 《微电子学》2017,47(6):774-778
根据带隙基准电压源工作原理,设计了一种带2阶温度补偿的负反馈箝位CMOS基准电压源。不同于带放大电路的带隙基准电压源,该基准电压源不会受到失调的影响,采用的负反馈箝位技术使电路输出更稳定。加入了高阶补偿电路,改善了带隙基准电压源的温漂特性。电路输出阻抗的增大有效提高了电源抑制比。基于0.18 μm CMOS 工艺,采用Cadence Spectre软件对该电路进行了仿真,电源电压为2 V,在-40 ℃~110 ℃温度范围内温度系数为4.199 ×10-6/℃,输出基准电压为1.308 V,低频下电源抑制比为78.66 dB,功耗为120 μW,总输出噪声为0.12 mV/Hz。  相似文献   

5.
李沛林  杨建红 《现代电子技术》2010,33(16):202-204,210
采用Xfab0.35μmBiCMOS工艺设计了一种高电源抑制比(PSRR)、低温漂、输出0.5V的带隙基准源电路。该设计中,电路采用新型电流模带隙基准,解决了传统电流模带隙基准的第三简并态的问题,且实现了较低的基准电压;增加了修调电路,实现了基准电压的微调。利用Cadence软件对其进行仿真验证,其结果显示,当温度在-40~+120℃范围内变化时,输出基准电压的温度系数为15ppm/℃;电源电压在2~4V范围内变化时,基准电压摆动小于0.06mV;低频下具有-102.6dB的PSRR,40kHz前电源抑制比仍小于-100dB。  相似文献   

6.
《现代电子技术》2015,(12):123-125
在此基于SMIC 0.18μm CMOS工艺,设计一种高精度低温漂的低压基准电压源。该基准源的供电电源电压为1.8 V,输出电压为1.0 V,电路的总电流小于5μA。在-40~80℃范围内的温度系数为5.7 ppm/℃。当频率在100 k Hz以内时,电源抑制比始终保持在-75 d B以下。该基准电压源具有低功耗、低温度系数、高电源抑制的特性,能够很好地应用于低压供电的集成电路设计中。  相似文献   

7.
一种10-ppm/℃低压CMOS带隙电压基准源设计   总被引:10,自引:0,他引:10  
在对传统CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈和电阻二次分压技术,提出了一种10-ppm/℃低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路的设计,放大器的输出用于产生自身的电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC 0.35μm CMOS工艺实现,采用Hspice进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。  相似文献   

8.
李定  程航 《电子与封装》2005,5(12):32-34,38
从理论上分析了适合于纯CMOS工艺的VT基准电流源的温度特性,用该电路同时实现基准 电压和基准电流。并用0.18μm纯CMOS工艺模型(BSIM 3V3 Level=49)在Hspice U2003.9中 进行了仿真验证。该电路具有较小的面积、较高的电源电压抑制比和较低的温度系数。  相似文献   

9.
设计了一种线性补偿低温漂高电源抑制比带隙基准电压源电路。带隙基准核心电路采用三支路共源共栅电流镜结构,提高电路电源抑制比。补偿电路采用分段补偿原理,在低温阶段,加入一段负温度系数电流,在高温阶段,加入一段正温度系数电流,通过补偿,使带隙基准输出电压的精确度大大提高,达到降低温度系数的目的;同时电流镜采用共源共栅结构,不仅提高电路的电源抑制比,而且可以抑制负载对镜像晶体管电压的影响。基于0.5 μm CMOS工艺,使用Cadence Spectre对电路仿真,结果表明,在-50~+125℃温度范围内,基准输出电压的温度系数为2.62×10-6/℃,低频时的电源抑制比(PSRR)高达88 dB。  相似文献   

10.
分析了传统CMOS工艺带隙基准源电路中基准电压设计的局限性。给出了一种低电源电压带隙基准源的电路设计方法,该电路采用TSMC0.13μm CMOS工艺实现,通过Cadence Spectre仿真结果表明,该电路产生的600mV电压在-30-100℃范围内的温度系数为12×10^-6/℃,低频时的电源抑制比(PSRR)可达-81dB,可在1-1.8V范围内能正常工作。  相似文献   

11.
一种高精度带隙基准电压源设计   总被引:1,自引:1,他引:0  
提出一种采用0.35umCMOS工艺制作的带隙基准电压源电路,该电路具有高电源抑制比和低的温度系数。整体电路使用TSMC0.35umCMOS工艺,采用HSpice进行仿真。仿真结果表明,在-25~+125℃温度范围内温度系数为6.45ppm/C,电源抑制比达到-101dB,电源电压在2.5~4.5V之间,输出电压Vrel的摆动为0.1mV,功耗为0.815mW.是一种有效的基准电压实现方法。  相似文献   

12.
本文提出一种高电源抑制比、高阶温度补偿CMOS带隙基准电压源。该基准源的核心电路结构由传统的Brokaw带隙基准源和一个减法器构成。文中采用第二个运放产生一个负温度系数的电流来增强曲率补偿,同时把该负温度系数电流与核心基准源电路产生的正温度系数电流求和得到一个与温度无关的电流给运放提供偏置电流。该电路采用0.35umCMOS工艺实现,仿真结果表明PSRR在1kHz时达到88dB,-40-125℃的范围内温度系数为1.03ppm/℃。  相似文献   

13.
在传统带隙基准电压源电路结构的基础上,通过在运放中引入增益提高级,实现了一种用于音频Σ-ΔA/D转换器的CMOS带隙电压基准源。在一阶温度补偿下实现了较高的电源抑制比(PSRR)和较低的温度系数。该电路采用SIMC 0.18-μm CMOS工艺实现。利用Cadence/Spectre仿真器进行仿真,结果表明,在1.8 V电源电压下,-40~125℃范围内,温度系数为9.699 ppm/℃;在27℃下,10 Hz时电源抑制比为90.2 dB,20 kHz时为74.97 dB。  相似文献   

14.
本文给出一种应用于无线传感网(Wireless Sensor Network,WSN)射频前端芯片低压差稳压器(Low Dropout Regulator,LDO)模块,采用SMIC0.18μm MM/RF CMOS工艺的低功耗、高电源抑制比、低温度系数的带隙基准电压源的设计。带隙基准电压源采用输出电压可调结构和高阶温度补偿技术,在Cadence Spectre仿真环境下的仿真结果表明它满足射频前端的系统要求,静态工作电流约为30μA,电源抑制比可达到-72dB,在-40℃至85℃范围内温度系数约为6×10^-6/℃。  相似文献   

15.
提出了一种高精度、低功耗、小面积的电流型CMOS基准电压源以满足非制冷红外焦平面(IRFPA)读出电路对基准电压源模块的要求。设计中采用两种分别具有正负一阶温度系数的电阻,通过对基准电压源的高阶温度系数进行补偿,获得更好的温度系数TC(Temperature Coefficient)。通过使用共源共栅结构代替传统的运放,节约了传统运放和偏置电路的功耗,并且具有出色的电源电压抑制比PSRR(Power Supply Reject Ratio)。该设计使用标准0.18 m CMOS工艺实现,工作电压3.3 V,-40~120 ℃温度范围内,输出基准电压温度系数约为3.7 ppm/℃,PSRR约为-78 dB@1 kHz,在25 ℃时消耗电流6.3 A,消耗芯片面积仅230 m100 m,所提出的电路是一种低功耗、节约面积的设计。  相似文献   

16.
吴蓉  张娅妮  荆丽 《半导体技术》2010,35(5):503-506
利用带隙电压基准的基本原理,结合自偏置共源共栅电流镜以及适当的启动电路,设计了一种新型基准电压源。获得了一个低温度系数、高电源抑制比的电压基准。通过对输出端添加运算放大器,把带隙基准电路产生的1.2 V电压提高到3.5 V,提高了芯片性能。用Cadence软件和CSMC的0.5μm CMOS工艺进行了仿真,结果表明,当温度在-20~+120℃,温度系数为9.3×10-6/℃,直流时的电源抑制比为-82 dB。该基准电压源能够满足开关电源管理芯片的使用要求,并取得了较好的效果。  相似文献   

17.
A bandgap voltage reference is designed to meet the requirements of low power loss,low temperature coefficient and high power source rejection ratio(PSRR) in the intergrated circuit.Based on the analysis of conventional bandgap reference circuit,and combined with the integral performance of IC,the specific design index of the bandgap reference is put forward.In the meantime,the circuit and the layout are designed with Chartered 0.35 μm dual gate CMOS process.The simulation result shows that the coefficient is less than 30ppm/℃ with the temperature from -50℃ to 150℃. The bandgap reference has the characteristics of low power and high PSRR.  相似文献   

18.
带隙基准源是LDO中的重要模块,其性能的好坏直接影响到LDO整个系统的性能,为此本文针对以上问题进行相关研究,设计一种具有较高的PSRR和较低的稳定输出电压的带隙基准电压源。文中结合工程实际的要求设计了一款具有高的电源抑制比(PSRR)、低的输出基准电压的带隙基准电压源。本设计采用SMIC公司的0.18μm工艺进行仿真,Hspice的仿真结果表明该基准源在电源抑制比(PSRR)、温度特性等方面有良好的性能。  相似文献   

19.
设计了一款低温度系数的自偏置CMOS带隙基准电压源电路,分析了输出基准电压与关键器件的温度依存关系,实现了低温度系数的电压输出。后端物理设计采用多指栅晶体管阵列结构进行对称式版图布局,以压缩版图面积。基于65 nm/3.3 V CMOS RF器件模型,在Cadence IC设计平台进行原理图和电路版图设计,并对输出参考电压的精度、温度系数、电源抑制比(PSRR)和功耗特性进行了仿真分析和对比。结果表明,在3.3 V电源和27℃室温条件下,输出基准电压的平均值为765.7 mV,功耗为0.75μW;在温度为-55~125℃时,温度系数为6.85×10~(-6)/℃。此外,输出基准电压受电源纹波的影响较小,1 kHz时的PSRR为-65.3 dB。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号