全文获取类型
收费全文 | 325篇 |
免费 | 23篇 |
国内免费 | 108篇 |
学科分类
工业技术 | 456篇 |
出版年
2022年 | 2篇 |
2017年 | 1篇 |
2016年 | 4篇 |
2015年 | 8篇 |
2014年 | 11篇 |
2013年 | 7篇 |
2012年 | 20篇 |
2011年 | 27篇 |
2010年 | 40篇 |
2009年 | 23篇 |
2008年 | 63篇 |
2007年 | 44篇 |
2006年 | 37篇 |
2005年 | 46篇 |
2004年 | 49篇 |
2003年 | 22篇 |
2002年 | 16篇 |
2001年 | 12篇 |
2000年 | 10篇 |
1999年 | 3篇 |
1998年 | 1篇 |
1997年 | 4篇 |
1996年 | 2篇 |
1991年 | 1篇 |
1990年 | 1篇 |
1989年 | 1篇 |
1988年 | 1篇 |
排序方式: 共有456条查询结果,搜索用时 15 毫秒
1.
采用ADS软件设计并仿真了一种应用于WiMax2标准的低噪声放大器。该低噪声放大器基于TSMC 0.13μmCMOS工艺,工作带宽为2.3 GHz~2.7GHz。在电路设计中采用噪声抵消技术降低CMOS管的电流噪声。使用共栅极结构进行输入匹配,使用电容进行输出匹配。偏置电路采用电流镜原理。使用ADS2006软件进行设计、优化和仿真。仿真结果显示,在2.3 GHz~2.7GHz带宽内,放大器的电源电压在1.2V时,噪声系数低于1.96dB,增益大于21.8dB,整个电路功耗为9mW。 相似文献
2.
针对高速信号传输中码间干扰引起的抖动问题,提出了一种新型电流模式预加重电路,与传统结构相比,该新型电路不仅降低了电路复杂度,而且通过双边沿预加重提高了工作速度.针对低压差分信号传输的振铃问题,在考虑芯片压焊线模型以及负载的情况下,提出了一种基于阻抗匹配方法的振铃消除技术,有效缓解了输出振铃现象.通过对仿真和测试眼图进行讨论,验证了新方法的实用性. 相似文献
3.
用于流水线ADC的高精度SHA-Less电路 总被引:2,自引:2,他引:0
本文提出了一种适用于高速、高精度流水线ADC的无采样保持运算放大器(SHA-less)结构。使用可变电阻带宽修调电路以及MDAC与flash ADC的对称性设计,减少了两种单元电路间的采样误差,通过增加MDAC采样电容复位时钟和独立的flash ADC采样电容技术,消除了采样电容残留电荷引起的踢回噪声。本设计作为14位125-MS/s流水线ADC的前端转换级,基于ASMC 0.35- BiCMOS工艺的仿真和测试结果表明,前端转换级芯片面积1.4?2.9 mm2,使用带宽修调后,125 MHz采样,30.8 MHz输入信号下,SNR从63.8 dB提高到70.6 dB,SFDR从72.5 dB提高到81.3 dB,转换器的动态性能在150 MHz的输入信号频率下无明显下降。 相似文献
4.
5.
基于热电子发射理论,使用器件仿真软件ISE-TCAD建立了6H-SiC MSM紫外光探测器器件模型。对金属叉指宽度和间距均为3μm的器件进行了仿真,结果表明该结构探测器在10V偏压下暗电流已经达到15pA。器件的光电流比暗电流大2个数量级。通过仿真研究了不同结构对器件暗电流和光电流的影响并优化了器件结构。结果表明电极宽度为6μm电极,间距为3μm的器件达到最大光电流5.3nA。电极宽度为3μm,电极间距为6μm的器件具有最高的紫外可见比其比值为327。 相似文献
6.
文章设计了一个用于物联网模拟基带的、低压、低功耗、宽带、连续时间Sigma Delta ADC,特别是对各种非理想因素(时钟抖动,环路延时,运放有限增益和带宽,比较器offset,DAC失配等),基于matlab和simulink等工具进行了系统级仿真并得到各种非理想因素对系统性能的影响。电路架构采用3阶3bit前馈加反馈结构,电源电压1.2V,输入信号带宽为16MHz,过采样率为16,采样频率为512MHz。测试结果显示,SNR为60dB,SNDR为59.3dB,总功耗为22mW。 相似文献
7.
针对全局异步局部同步系统中不同时钟域间的通信问题,提出一种可用于多核片上系统的环形FIFO.采用独特的运行协议和串并结合的数据传输方式以及保证通信质量的双轨编码方法,设计了一种新颖的FIFO体系结构,使其可支持不同宽度数据的发送和接收,保证数据的完整高速传输.在0.18μm标准CMOS工艺下,FIFO的传输延时为681... 相似文献
8.
9.
论文阐述了一种用于逐次逼近ADC开关电容比较器的失调消除技术。采用预放大加再生锁存的比较结构,基于0.18μm 1P5M CMOS工艺设计实现了一种伪差分比较器。通过采用前级预放大器输入失调消除技术以及低失调再生锁存技术进行设计,整个比较器的输入失调电压小于0.55mV。通过采用预放大加再生锁存的比较模式,整个比较器的功耗有效减小,不足0.09mW。在电源电压为1.8V、ADC采样速率为200kS/s、时钟频率为3MHz的情况下,比较器能达到13位的转换精度。最后,通过设计讨论、后仿真分析及其在一种10位200kS/s的触摸屏SAR ADC中的成功应用验证了本文比较器的实用性和优越性。 相似文献
10.