排序方式: 共有260条查询结果,搜索用时 187 毫秒
11.
12.
13.
14.
一种采用交错耦合VCO和高速前置分频器的频率合成器 总被引:3,自引:0,他引:3
文章提出了一种采用延迟单元交错耦合压控振荡器(VCO)和高速双系数前置分频器的锁相环(PLL)频率合成器设计方法。采用0.25μm的CMOS工艺模型,在Cadence环境下模拟,在相同级数情况下,设计获得的VCD比传统顺序连接的VCO速度快1.4倍;运用动态D触发器实现的双系数前置分频器,最高速度可达2GHz。该锁相环频率合成器在400MHz-1.1GHz的宽频范围内都能保持良好的相位跟踪特性,温度系数为886ppm/℃,电源反射比为3.3%/V。 相似文献
15.
一种带可配置插值滤波器的14-Bit 1-GS/s 数模转换器 总被引:3,自引:3,他引:0
A programmable 14-bit 1-GS/s current-steering digital-to-analog converter is presented.It features a selectable interpolation rate(2x/4x/8x) with a programmable interpolation filter.To improve the high-frequency performance,a "fast switching" technique that adds additional biasing to the current-switch is adopted.The datadependent clock loading effect is also minimized with an improved switch control by using a double latch.This DAC is implemented in 65 nra CMOS technology with an active area of 1.56 mm~2.The measured SFDRs are 70.05 dB at 250 MS/s for 120.65 MHz input sine-wave signal and 64.24 dB at 960 MS/s for 56.3 MHz input sine-wave signal,respectively. 相似文献
16.
介绍一种新颖的单片集成红外传感信号处理器。这种处理器能与多种红外传感器匹配 ,对接收到的传感信号进行处理 ,产生控制信号 ,快速启动各类装置 ,实现自动控制。芯片设计中采用多种抗噪声和低功耗设计技术。本处理器用 1 .2μm双层多晶双层金属 N阱 CMOS工艺实现 ,芯片总面积 2 .7mm2 ,电源电压 5 V时的静态电流为 1 .2 m A,封装后样品测试结果获得设计预期的功能和性能 相似文献
17.
程控解码器是植入式程控生理型(DDD)心脏起搏器的重要单元.本文详细报告它的工作原理、逻辑设计、单片集成和测试结果.集成的程控解码器具有的保险措施和电源检测能力,能执行设计的三类指令.芯片面积为3.7×4.3mm2,有等效门900多,工作电流小于1.6μA. 相似文献
18.
19.
20.
低功耗、全差分流水线操作CMOSA/D转换器 总被引:5,自引:3,他引:2
提出一种基于运算跨导放大器共享技术的流水线操作A/ D转换器体系结构,其优点是可以大幅度降低芯片的功耗和面积.采用这种结构设计了一个10位2 0 MS/ s转换速率的全差分流水线操作A/ D转换器,并用CSMC0 .6 μm工艺实现.测试结果表明,积分非线性为1.95 L SB,微分非线性为1.75 L SB;在6 MHz/ s采样频率下,对1.84 MHz信号转换的无杂散动态范围为5 5 .8d B;在5 V工作电压、2 0 MHz/ s采样频率下,功耗为6 5 m W. 相似文献