首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   118篇
  免费   6篇
  国内免费   136篇
工业技术   260篇
  2016年   1篇
  2015年   2篇
  2014年   3篇
  2013年   12篇
  2012年   11篇
  2011年   37篇
  2010年   15篇
  2009年   17篇
  2008年   21篇
  2007年   19篇
  2006年   8篇
  2005年   29篇
  2004年   28篇
  2003年   16篇
  2002年   6篇
  2001年   6篇
  2000年   3篇
  1999年   2篇
  1998年   2篇
  1996年   8篇
  1995年   7篇
  1992年   2篇
  1991年   2篇
  1989年   1篇
  1987年   1篇
  1986年   1篇
排序方式: 共有260条查询结果,搜索用时 78 毫秒
81.
介绍了一种用于数模转换器的电流 电压转换电路。在数模转换器的负载电阻片内集成的情况下 ,利用文中提出的电流 电压转换电路 ,数模转换器实现了要求的宽摆幅电平输出 (全“0”输入时 ,输出低电平 - 3V ;全“1”输入时 ,输出高电平 3 5V)。整个数模转换器电路用 1 2 μm双层金属双层多晶硅n阱CMOS工艺实现。其积分非线性误差为 0 4 5个最低有效位 (LSB) ,微分非线性误差为 0 2LSB ,满摆幅输出的建立时间小于 1μs。该数模转换器使用± 5V电源 ,功耗约为 30mW ,电路芯片面积为 0 4 2mm2 。  相似文献   
82.
采用冲激不变法把z域环路滤波器变换到s域,并对连续时间型ΣΔ调制器设计中的非理想因素进行系统级建模和仿真。基于低功耗设计考虑,调制器采用有源-无源混合型环路滤波器,并通过离散时间微分技术移除信号求和模块。设计实例实现了一个五阶3-bit连续时间型ΣΔ调制器,采用SMIC0.18μm1P6M标准CMOS工艺验证。芯片工作在1.8V电源电压和128MHz时钟频率,在1MHz的信号带宽内,调制器的动态范围为84dB,峰值SNR和SNDR分别为80dB和78dB,功耗为9mW。测试结果验证了设计技术和建模方法。  相似文献   
83.
采用SMIC 0.13μm CMOS工艺,设计实现了开关频率达到250 MHz,单片集成的降压型电源转换器。为了提高电源转换效率,该转换器中的片上电感采用非对称性设计方法,提高了电感的品质因数。采用了高密度片上滤波电容来稳定输出电压,同时对单位电容尺寸的优化设计减小了电容的等效串联电阻以及输出电压纹波。测试结果表明,芯片输入电压为3.3 V,当输出2.5 V电压时,峰值效率达到了80%,最大输出电流达到270 mA;当输出1.8 V电压时,峰值效率达到了70%,最大输出电流达到400 mA。  相似文献   
84.
一种用于欠采样脉冲式超宽带接收机中的高速采样器   总被引:1,自引:1,他引:0  
邵轲  陆波  夏玲琍  洪志良 《半导体学报》2010,31(4):045004-4
本文提出了一种用于欠采样脉冲式超宽带接收机中的高速采样器。该采样器采用时间交错拓扑结构,包含独立的采样保持电路、全定制时钟产生器和失调消除比较器三个主要模块。这三个模块在文中进行了具体的讨论和分析。该电路采用0.13um CMOS工艺制造。测试结果表明,采样器实现了最高3 GHz的采样速度。在1.2 V电源电压下,其功耗为27 mW。包含引脚的芯片总面积为1.4×0.97 mm2。  相似文献   
85.
A 4224 MHz phase-locked loop(PLL) is implemented in 0.13μm CMOS technology.A dynamic phase frequency detector is employed to shorten the delay reset time so as to minimize the noise introduced by the charge pump.Dynamic mismatch of charge pump is considered.By balancing the switch signals of the charge pump,a good dynamic matching characteristic is achieved.A high-speed digital frequency divider with balanced input load is also designed to improve in-band phase noise performance.The 4224 MHz PLL achieves...  相似文献   
86.
A highly linear,high output power,0.13μm CMOS direct conversion transmitter for wideband code division multiple access(WCDMA) is described.The transmitter delivers 6.8 dBm output power with 38 mA current consumption.With careful design on the resistor bank in the IQ-modulator,the gain step accuracy is within 0.1 dB,hence the image rejection ratio can be kept below—47 dBc for the entire output range.The adjacent channel leakage ratio and the LO leakage at 6.8 dBm output power are -44 dBc @ 5 MHz and -37 dBc,respectively,and the corresponding EVM is 3.6%.The overall gain can be programmed in 6 dB steps in a 66-dB range.  相似文献   
87.
邱东  易婷  洪志良 《半导体学报》2011,32(2):96-101
A sigma-delta(Σ△) DAC with channel filtering for multi-standard wireless transmitters used in the software-defined-radio(SDR) system is presented.The conversion frequency,transfer function of the digital filter and theΣ△modulator,word-length of the IDAC and cut-off frequency of the analog reconstruction filter can be digitally programmed to satisfy specifications of WCDMA,TD-SCDMA and GSM standards.TheΣ△DAC fabricated in SMIC 0.13-μm CMOS process occupies a die area of 0.72 mm~2,while consuming 5.52/4.82/3.04 mW in WCDMA/TD-SCDMA/GSM mode from a single 1.2-V supply voltage.The measured SFDR is 62.8/60.1/ 75.5 dB for WCDMA/TD-SCDMA/GSM mode,respectively.  相似文献   
88.
一种2.4GHz正交输出频率综合器   总被引:2,自引:1,他引:1  
介绍了一种用于bluetooth的基于0.35μm CMOS工艺的2.4GHz正交输出频率综合器的设计和实现.采用差分控制正交耦合压控振荡器实现I/Q信号的产生.为了降低应用成本,利用一个二阶环路滤波器以及一个单位增益跨导放大器来代替三阶环路滤波器.频率综合器的相位噪声为-106.15dBc/Hz@1MHz,带内相位噪声小于-70dBc/Hz,3.3V电源下频率综合器的功耗为13.5mA,芯片面积为1.3mm×0.8mm.  相似文献   
89.
一种14位、1.4MS/s、多位量化的级联型∑△调制器   总被引:1,自引:0,他引:1  
在0.6μm CMOS工艺条件下设计了一种适合DECT(Digital Enhanced Cordless Telephone)标准的1.4MS/sNyquist转换速率、14位分辨率模数转换器的∑△调制器。该调制器采用了多位量化的级联型(2—1—1 4b)结构,通过Cadence SpectreS仿真验证,在采样时钟为25MHz和过采样率为16的条件下,该调制器可以达到86.7dB的动态范围,在3.3V电源电压下其总功耗为76mW。  相似文献   
90.
CMOS工艺下的温度检测电路的设计   总被引:1,自引:0,他引:1  
介绍一种在CMOS工艺条件下,温度检测电路的实现方案,对温度检测的原理进行了深入分析,通过具体的电路设计验证了实现方案的可行性。电路在HHNECCZ6H工艺上流片。测试结果表明电路性能稳定可靠,提出的方案切实可行。电路可在-50°C到100°C范围内测温,精度可达正负3°C。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号