排序方式: 共有260条查询结果,搜索用时 15 毫秒
91.
介绍了一种可直接应用于模数转换器的低功耗、高性能差分参考电压源.它采用新型结构的带隙基准源产生高精度温度补偿的参考电流,参考电流通过跨导缓冲器直接转换成所需的差分参考电压.该差分电压精度高、温漂小、抗干扰能力强.电路选用TSMC 0.18μm CMOS工艺实现,芯片面积为250μm×350μm.经测量,电路功耗为0.9mW,输出差分参考电压的平均温度系数为9.5×10-6K-1. 相似文献
92.
介绍了一种采用深亚微米CMOS工艺实现单片集成发送器的设计.它适用于IEEE 802.3ae多通道10Gbps以太网接口(Ethernet).发送器主要由时钟发生器、多路选择器、占空比调整电路和片内阻抗匹配的线驱动器组成.为了提高传输速率发送器采用多相时钟结构,并且针对该种结构对发送器的功耗进行了系统优化.文中设计的电路采用0.18μm工艺仿真,总体功耗为95mW,线驱动器差分输出幅度为1600mV,发送器的系统抖动为50ps. 相似文献
93.
介绍了一种采用深亚微米CMOS工艺实现的单片集成发送器的设计.该发送器适用于高速串行硬盘接口,主要由时钟发生器、并串转换电路和片内阻抗匹配的线驱动器三大模块组成.发送器采用0.18μm六层金属单层多晶N阱CMOS工艺实现,芯片面积1.3mm×0.78mm.测试结果表明时钟发生器可工作在1.5GHz的频率下,数据可以正常发送.发送器总体功耗为95mW,输出共模电平270mV,单端输出幅度270mV. 相似文献
94.
对近采样Σ-ΔA/D转换器作了全面的描述。介绍了Σ-ΔA/D转换器的工作原理,着重推导了转换器中调制器阶数、过采样比和精度的关系,指出了调制器稳定工作的条件。最后,以18位Σ-ΔA/D转换器稳定工作的条件。最后,以18位Σ-ΔA/D转换器的调制器设计为例,详细阐述了Σ-ΔA/D转换器的设计过程,并给出了实验结果。 相似文献
95.
A/D变换器的基本概念和现状 洪志良(复旦大学电子工程系上海,200433)1引言1986年,美国加州大学贝克莱分校的PaulR.Gray教授就模拟电路、模数与数模变换电路及数字电路之间的关系提出了鸡蛋模型 ̄[1]。他将模拟电路比喻为蛋壳、数字电路比喻... 相似文献
96.
实现了一种低中频架构的CMOS蓝牙无线发送器,提出一种漏极开路输出的功率放大器电路结构.采用0.35 μm数字CMOS工艺制造.测试结果表明:该电路在3.3V电压下总静态电流为19mA;低频的二个DAC,二路低通滤波器和电压/电流转换电路均达到了设计指标;在实现功率控制的同时,完成射频信号的输出. 相似文献
97.
本文报告了采用硬件复用技术集成的波数字低通滤波器,其中所有的加、减法和乘法都在一个带超前进位链的ALU单元上分时进行.采用全定制方式进行版图设计,并用3μmCMOS工艺(单层金属)进行流片,芯片面积为6.12mm×5.28mm,测试结果表明,该滤波器的通带纹波系数小于0.00007dB,阻带衰减大于112dB. 相似文献
98.
介绍了一种单片集成的数模接口电路。它主要由两个8位D/A转换器、8个比较器通道和片上带隙基准源组成。设计中,采用了一种规则的全NMOS管构成的M-2M梯形电路,以及本文提出的电流-电压转换电路。电路采用1.2μm双层多晶双层金属N阱CMOS工艺实现,芯片面积3.5mm×2.7mm。系统采用5V双电源,正常工作时功耗约为500mW。D/A转换器的有效工作位为7位,实现了确定的-3V到+3.5V的输出幅度,满摆幅输出建立时间小于1μs。比较器通道的传输延迟小于10ns。 相似文献
99.
采用单层多晶硅 3.3V,0 .35μm CMOS数字工艺 ,实现了用于蓝牙系统的自适应带通滤波器 ,其中心频率为2 MHz,带宽为 1.2 MHz,功耗为 12 m W.并对滤波器 PL L自适应电路中压控振荡器 (VCO)的谐振条件进行了研究 ,分析了 VCO中运放寄生参数对谐振频率的影响 .同时 ,用一种简单的跨导运放结构作为 VCO中的负阻抗 ,解决了VCO振荡幅度限幅问题 . 相似文献
100.
在Razavi模型和Weigandt模型的基础上,提出了一种改进的差分环型振荡器相位噪声模型.新模型考虑了环振非线性对相位噪声的影响,从新的角度讨论了相位噪声的三种发生机制和影响,讨论了闪烁噪声的优化方法,得到了新的相位噪声模型,并依此着重分析了对管尺寸和环振级数对相位噪声的影响.最后,分析了低噪声设计的一些原则.采用CSM 0.35μm工艺进行了流片验证,模型与测试结果能够很好地吻合. 相似文献
|