首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   28篇
  免费   2篇
  国内免费   5篇
工业技术   35篇
  2023年   1篇
  2019年   1篇
  2018年   1篇
  2016年   1篇
  2014年   3篇
  2012年   1篇
  2011年   3篇
  2010年   2篇
  2009年   3篇
  2008年   9篇
  2007年   1篇
  2006年   2篇
  2005年   1篇
  1998年   1篇
  1994年   1篇
  1993年   1篇
  1992年   1篇
  1982年   1篇
  1981年   1篇
排序方式: 共有35条查询结果,搜索用时 15 毫秒
1.
基于Mixed-Signal CMOS工艺,设计了一种采用分段式电流舵结构的高速高精度DAC.电路设计中同时在该DAC的内部电路中采用了一种新的电流校准技术,既保证了DAC电路的高精度,又减小了梯度误差的影响.电路流片后的实际测试结果表明,该16位DAC在400MSPS转换速率下仍具有良好的性能.  相似文献   
2.
多比特子DAC的电容失配误差在流水线AIX:输出中引入非线性误差,不仅严重降低AEK、转换精腰.而且通常的校准技术无法对非线性误差进行校准.针对这种情况,本文提出了一种用于16位流水线ADC的多比特子DAC电容失配校准方法.该设计误差提取方案在流片后测试得到电容失配误差.进而计算不同输入情况下电容失配导致的MDAC输出误差,根据后级的误差补偿电路将误差转换为卡乏准码并存储在芯片中,对电容失配导致的流水级输出误差进行校准.仿真结果表明.卡《准后信噪失真比SINAD为93.34 dB.无杂散动态范围SFDR为117.86 dB,有效精度EN()B从12.63 bit提高到15.26 bit.  相似文献   
3.
16位流水线ADC系统级建模及仿真   总被引:3,自引:3,他引:0  
基于MATLAB/Simulink的平台,设计并实现了16bit 100M流水线模数转换器(ADC)系统仿真的理想模型.在充分掌握流水线ADC整体结构基础上,对其基本模块进行建模,充分考虑并加入电路的非理想特性和噪声,使整个系统模型接近实际电路.在输入信号为40MH2,采样时钟频率为100MHz时,分别对理想模型和加入非理想因素后的模型进行仿真比较,得到各项性能指标.对实际电路的设计具有一定的借鉴作用.  相似文献   
4.
基于VLSI的高速LVDS接口设计   总被引:2,自引:1,他引:1  
LVDS接口电路是高速数据转换芯片重要模块之一,通常采用的LVDS接口电路设计方法存在着设计成果不能重复利用的弊端.而且日前已经提出的接口电路结构也不方便电路的可重配置.为了更好地在不同系统中重复利用已经设计好的单元,提出一种通用的且大部分参数可调节的LVDS接口电路.接收电路和驱动电路的设计和仿真都是基于TSMC的0.25μmCOMS工艺库,且能封装成模拟IP模块以便于在各种大型电路系统(如:DAC、ADC)的设计过程的直接调用.仿真结果表明该电路能够工作在500MHz时钟频率下而且满足IEEE 1596.3接口标准.  相似文献   
5.
提出了一种能够传输高速信号的多路选择器,并为其设计了一种低失真、宽带模拟开关.所提出开关的栅源过驱动电压由nMOS和pMOS的开启电压之和决定,并能够确保输入变化时,开关的栅源电压与阈值电压之差(VGST)保持恒定,从而基本消除了体效应的影响.采用TSMC 0.18μm CMOS工艺,HSPICE仿真结果表明,输入信号在0.3~1.7V之间变化时,开关的VGST基本保持恒定,其-3dB带宽大于10GHz,当输入频率为1GHz时,其无杂散动态范围为67.11dB;开关的开启时间为2.98ns,关断时间为1.35ns,确保了多路选择器的break-before-make特性.该结构可应用于高速信号传输系统中.  相似文献   
6.
基于ZigBee无线技术的新型客运索道广播系统设计   总被引:1,自引:0,他引:1  
针对现有的客运索道广播系统,提出了一种基于ZigBee无线技术的新型客运索道广播系统.介绍了整个系统的功能、各部分设计以及该系统具有的特点.  相似文献   
7.
文章基于面积和功耗方面考虑提出了一种低功耗多相变级数非递归梳状滤波器结构,这种滤波器适合高阶过采样sigmadeltaA/D转换器。抽取滤波器采用Top-down方法设计,用0.6-μmCMOS标准单元实现,相比同样速度下的标准的非递归结构抽取滤波器节省了约1/3面积和功耗。  相似文献   
8.
基于Mixed-Signal CMOS工艺,本文设计了一种采用分段式电流舵结构的高速高精度DAC。同时在该DAC的内部电路中采用了一种新的电流校准技术,既保证了DAC电路的高精度,又减小了梯度误差的影响。电路流片后的实际测试结果表明,该16位DAC在400MSPS转换速率下仍具有良好的性能。  相似文献   
9.
本文设计了一种3.3V 14位210MSPS电流型DAC。该转换器包括高速模拟开关、带隙参考电路、电流调整电路和高速锁存器等。采用了分段电流沉结构,同时还采取了电流源调整技术,改善了芯片的线性参数。电路基于0.35μm CMOS工艺设计,芯片面积3.8mm2。测试表明,其刷新率可达210MSPS,INL为±0.8LSB,DNL为±0.5LSB,SFDR@fclk=210MSPS为72dBC@fout=5.04MHz,在3.3V电压下工作时功耗小于120mW。本文网络版地址:http://www.eepw.com.cn/article/233873.htm  相似文献   
10.
白银公司第三冶炼厂熔炼车间抓管理、搞改造,克服了企业存在的各种问题,充分调动一切积极因素,利用几次停产检修机会,对造成焦炭消耗高的丰要问题加以解决,用不多的投入,取得了可观的效益,使焦炭消耗降到工艺技术所要求的范围,提高了资源利用率,产量一年比一年高,效益显著。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号