首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 328 毫秒
1.
LVDS接口电路已成为平板显示系统信号传输的首选,被广泛应用于数字视频高速传输系统。本文设计了一个LVDS接口驱动电路,该驱动电路采用共模反馈环路使输出LVDS信号的共模电平稳定。在输入信号为800MHz情况下应用1stSilicon0.35μm CMOS混合信号工艺在Cadence Spectre环境下对驱动器电路进行了仿真,结果表明所设计的驱动电路各项技术参数完全符合LVDS标准。  相似文献   

2.
为满足CMOS图像传感器(CIS)图像数据高速输出的需求,提出一种适用于CIS的片上高速低电压差分信号(LVDS)驱动电路结构。首先介绍了CIS高速数据传输接口的常见类型、LVDS接口技术的起源和特点;接着根据CIS的需求特点确定了LVDS驱动电路的设计思路和结构;最后给出了驱动电路设计原理图和仿真结果,以及接收端眼图仿真结果。仿真结果表明,该LVDS驱动电路,数据传输速率可以达到500Mb/s,所有参数均满足TIA/EIA-644A接口标准的需求,接收端眼高为310mV,眼宽为0.9UI。  相似文献   

3.
基于FPGA的音频编解码芯片接口设计   总被引:3,自引:0,他引:3  
24位立体声音频编解码芯片WM8731因其高性能、低功耗等优点在很多音频产品中得到了广泛应用.介绍了其基于FPGA的接口电路的设计,包括芯片配置模块与音频数据接口模块等,使得控制器只通过寄存器就可以方便地对其进行操作,而不需要考虑其接口电路复杂的时钟时序问题,从而有效地降低了利用此芯片的难度.整个设计以VHDL和Verilog HDL语言在Max+Plus Ⅱ里实现,并进行了验证,结果表明能满足使用者的要求且操作简单.对其他编解码芯片的接口设计也有一定的参考作用.  相似文献   

4.
《电子与封装》2016,(7):26-28
提出了一种内置失效保护功能的高速低压差分信号(Low Voltage Differential Signaling,LVDS)接收电路。该电路不仅解决了传统电路结构在电源电压3 V或更低时不能满足LVDS标准规定的输入共模电压范围内(0.05~2.35 V)稳定工作的问题,而且还可以直接作为LVDS接口电路的输入级使用,节省了外接保护电路。基于SMIC 0.18μm CMOS工艺模型库,用spectre进行仿真,在输入共模电压范围内工作稳定,传输速率达到1 Gbps。  相似文献   

5.
基于SMIC 0.18 μm 1P6M 标准CMOS工艺,设计了一种2.5 Gb/s LVDS接收器电路。仿真结果表明,所设计的LVDS电路参数符合LVDS标准,LVDS接收器的输出信号上升沿抖动约为0.76 ps,有效版图面积约为(83×44) μm2,能应用于高速数据接口。  相似文献   

6.
随着系统电路工作频率的不断提高,在应用中对系统互连和电路间的时钟传输提出了更高的要求。提出了一款基于LVDS(低压差分信号)接口的时钟分路驱动电路,该电路可输出四路时钟信号,工作频率在2 GHz以下,电路采用了0.13μm CMOS工艺,电源电压为3.3 V,内部集成了LDO电路。主要阐述了如何通过内部预加重电路,共模电压稳定电路,占空比调整电路等模块来优化电路的性能,并配合仿真进行了相关的分析。  相似文献   

7.
本文介绍了XilinxFoundati6n F3.1开发平台的特点和组成,以及基于该平台的FPGA设计流程,重点研究了如何有效利用该平台进行系统级芯片和高速电路的设计,并给出LVDS通讯模块的设计实例.  相似文献   

8.
适用于笔记本电脑的高性能CMOS LVDS驱动器的设计   总被引:1,自引:0,他引:1  
提出了一种适用于笔记本电脑平板显示嚣接口的高性能CMOS LVDS(Low Voltage Differential Signaling)驱动器的设计方法。用高性能CMOS LVDS驱动器作I/O接口单元是减小当前CMOS工艺芯片内外速度差异的重要手段。文章着重分析了高性能CMOS LVDS驱动器的电路结构及其工作原理,采用TSMC的0.25μm CMOS工艺模型,在Cadence环境下用Spectre仿真器进行模拟,给出了该驱动器的仿真结果。  相似文献   

9.
于越 《红外》2024,45(3):15-22
在大规模红外读出电路中,接口电路的数据传输效率及接口数量尤为关键。传统接口电路采用并行接口进行数据传输,这种方式会占用较多的芯片引脚。为了提升数据的传输效率,设计了一款用于数据接收的3通道串行低压差分信号(Low Voltage Differential Signaling, LVDS)接口电路。电路采用0.18um互补金属氧化物半导体(Complementary Metal Oxide Semiconductor, CMOS)工艺设计。仿真结果表明,LVDS接口电路在400 MHz频率下,能够将2路接收端数据转换为8路数据并将其输出给内部数字处理单元。与传统并行接口相比,本电路节省了6个数据传输引脚,大大提高了数据传输效率。  相似文献   

10.
LVDS接口电路及设计   总被引:8,自引:0,他引:8  
本文介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,反映出LVDS接口在高速数据传输应用方面的优势,并结合实例指出了LVDS接口电路的设计原则。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号