首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   15篇
  免费   2篇
  国内免费   11篇
工业技术   28篇
  2009年   3篇
  2008年   5篇
  2007年   2篇
  2006年   5篇
  2005年   6篇
  2004年   6篇
  2002年   1篇
排序方式: 共有28条查询结果,搜索用时 46 毫秒
1.
电流叠加型CMOS基准电压源   总被引:4,自引:0,他引:4  
夏晓娟  易扬波 《微电子学》2006,36(2):245-248
介绍了一种CMOS基准电压源,该电路由NMOS管阈值电压的温度系数及NMOS管迁移率温度系数形成温度补偿,产生低温度系数的基准电压。与传统的带隙基准比较而言,不需要三极管;另外,通过结构的改进,变成正负温度系数电流叠加型的基准电压源,可以按需要任意调节输出基准电压的值,而且可以同时提供多个基准电压。电流叠加型基准电压源电路已经在3μmCMOS工艺线上实现,基准电压源输出中心值在2.2 V左右,温度系数为80 ppm/℃。  相似文献   
2.
多场极板LEDMOS表面电场和导通电阻研究   总被引:1,自引:0,他引:1  
研究了常规LEDM O S,带有两块多晶硅场极板LEDM O S以及带有两块多晶硅场极板和一块铝场极板的LEDM O S表面电场分布情况,重点研究了多块场极板在不同的外加电压下,三种LEDM O S的表面峰值电场和导通电阻的变化情况。模拟结果和流水实验结果都表明:多块场极板是提高LEDM O S击穿电压的一种有效方法,而且场极板对导通电阻的影响很小。研究结果还表明:由于金属铝引线下面的氧化层很厚,所以铝引线几乎不会影响到LEDM O S的击穿特性。  相似文献   
3.
PDP选址驱动芯片的HV-COMS器件设计   总被引:2,自引:0,他引:2  
设计出一种能与 0 .6μm的标准低压 CMOS工艺完全兼容的 HV-CMOS (High Voltage CMOS)结构 ,并提出了具体的工艺实现方法——单阱非外延工艺 ,该工艺能降低生产难度和成本。同时采用 TSUPREM-4对该结构进行工艺模拟 ,并用 MEDICI对该结构的电流 -电压和击穿等特性进行模拟。该结构的 HV-CMOS应用于 PDP(Plasma Display Panel)选址驱动芯片 ,能在 80 V、40 m A的工作要求下安全工作  相似文献   
4.
Two layout and process key parameters for improving high voltage nLEDMOS (n-type lateral extended drain MOS) transistor hot carrier performance have been identified. Increasing the space between Hv-pwell and n-drift region and reducing the n-drift implant dose can dramatically reduce the device hot carder degradations, for the maximum impact ionization rate near the Bird Beak decreases or its location moves away from the Si/SiO2 interface. This conclusion has been analyzed in detail by using the MEDICI simulator and it is also confirmed by the test results.  相似文献   
5.
The thermal characteristics of high voltage gg-LDMOS under ESD stress conditions are investigated in detail based on the Sentaurus process and device simulators.The total heat and lattice temperature distributions along the Si–SiO2 interface under different stress conditions are presented and the physical mechanisms are discussed in detail.The influence of structure parameters on peak lattice temperature is also discussed,which is useful for designers to optimize the parameters of LDMSO for better ESD performance.  相似文献   
6.
高可靠性P-LDMOS研究   总被引:6,自引:4,他引:2  
分析了沟道高电场分布产生原因及各个参数对高电场的影响,提出了两条沟道设计的原则——拉长沟道同时降低沟道浓度.模拟结果显示,两条原则能够有效地降低沟道两端的两个峰值电场,从而缓解沟道热载流子效应,提高P-LDMOS的可靠性.  相似文献   
7.
建立了PDP驱动芯片用高压LDMOS的SPICE子电路模型,该模型集成了LDMOS固有特性:准饱和特性、电压控漂移区电阻、自热效应、密勒电容等. 与其他物理模型和子电路模型比较,该模型不但能提供准确的模拟结果,而且建模简单快捷,另外该模型可较容易地嵌入SPICE模拟软件中. 模型的实际应用结果显示:模拟与实测结果误差在5%以内.  相似文献   
8.
500 V体硅N-LDMOS器件研究   总被引:2,自引:0,他引:2  
借助Tsuprem-4和Medici软件详细讨论分析了高压N-LDMOS器件的衬底浓度、漂移区注入剂量、金属场极板长度等参数与击穿电压之间的关系,通过对各参数的模拟设计,最终得到兼容体硅标准低压CMOS工艺的500V体硅N-LDMOS的最佳结构、工艺参数,通过I-V特性曲线可知该高压N-LDMOS器件的关态和开态击穿电压都达到500V以上,开启电压为1.5V,而且制备工艺简单,可以很好地应用于各种高压功率集成芯片。  相似文献   
9.
功率器件寄生电容的大小直接关系到平板显示器驱动芯片的功耗及性能.本文利用器件的动态电流来分析NLDMOS寄生电容特性.在不影响NLDMOS直流特性的前提下,通过改变鸟嘴位置,得到具有低寄生电容的高性能器件.将该器件应用于平板显示器驱动芯片高低压转换电路,模拟结果证明该电路的自身功耗降低了34%,高压输出对低压控制信号的扰动减小了32%.  相似文献   
10.
单个浮置场限环终端结构击穿电压模型   总被引:1,自引:1,他引:0  
基于B.J.Baliga的击穿电压理论,通过求解双边突变圆柱结的泊松方程,提出了单个浮置场限环终端结构的击穿电压解析模型.该模型计算结果与模拟结果的误差在±7%之内,具有精度高、应用范围广等特点,可以帮助设计者初步确定浮置场限环注入窗口大小及与主结的间距等关键参数.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号