首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   18篇
  免费   3篇
  国内免费   49篇
工业技术   70篇
  2023年   1篇
  2022年   1篇
  2021年   1篇
  2020年   3篇
  2019年   2篇
  2018年   3篇
  2017年   2篇
  2016年   1篇
  2015年   2篇
  2014年   9篇
  2013年   5篇
  2012年   4篇
  2011年   10篇
  2010年   6篇
  2009年   2篇
  2008年   4篇
  2007年   2篇
  2006年   4篇
  2005年   8篇
排序方式: 共有70条查询结果,搜索用时 125 毫秒
1.
为减少无线传感器网络(WSNs)大规模应用中出现的节点同步失效、数据丢失的问题,通过对现有WSNs应用系统的研究,提出了一种全网节点同步休眠机制下WSNs的自治愈方法.详细介绍了该方法的设计思路、实现方法及测试过程.测试结果表明:此方法可针对数据丢失和时间同步失效的节点进行节点自救,实现丢失节点的再入网、再同步,提高WSNs系统的稳定性,为WSNs的应用提供更好的条件.  相似文献   
2.
基于短距离无线/有线通信的燃气监测报警系统   总被引:5,自引:0,他引:5  
根据燃气泄漏多发区域对燃气浓度监测的需求,提出基于短距离无线/有线通信的燃气监测报警系统。系统选用通用的可燃气体传感器和温度传感器、8位单片机和433 MHz无线通信芯片为核心器件,完成无线/有线燃气监测报警终端的软硬件设计,设计完成了接收终端和上位机监控软件。燃气监测报警系统能对燃气浓度和环境温度远程实时地进行监测,具有动态显示、历史数据查询和二级报警等功能。  相似文献   
3.
提出了一种基于二元判定图(BDD)原理的新型逻辑器件和电路.BDD器件以电流模式的开关电流存储器为基本单元,具有符合二元判定图的两向通路的特点.用这种器件按照BDD树形图可以构成任意形式的组合逻辑电路.给出了或门、异或门及四位加法器电路的例子,并使用HSPICE仿真器进行了仿真,验证了这种器件及其电路的正确性.  相似文献   
4.
This paper proposes a new structure to lower the power consumption of a variable gain amplifier (VGA) and keep the linearity of the VGA unchanged. The structure is used in a high rate amplitude-shift keying (ASK) based IF-stage. It includes an automatic gain control (AGC) loop and ASK demodulator. The AGC mainly consists of six-stage VGAs. The IF-stage is realized in 0.18 μ m CMOS technology. The measurement results show that the power consumption of the whole system is very low. The system consumes 730 μ A while operating at 1.8 V. The minimum ASK signal the system could detect is 0.7 mV (peak to peak amplitude).  相似文献   
5.
提出了两种新型的由单电子晶体管、MOS管和电容组成的数模转换(ADC)和模数转换(DAC)电路.这种混合ADC和DAC电路可在室温条件下工作且负载能力大,功耗低.对这种混合单电子晶体管和MOS管的ADC和DAC电路进行了仿真,仿真结果表明两种电路能够在室温条件下正常工作.采样频率达到100MHz以上,功耗约为0.1μW.  相似文献   
6.
本文基于sigma-delta分数频率合成器设计了多标准I/Q正交载波产生系统。通过合理的频率规划,此系统能够应用于多标准无线通讯系统。设计采用了0.13um的标准CMOS射频工艺。测试结果显示3个正交VCO的频率覆盖范围为3.1GHz至6.1GHz(65.2%),然后通过串联的除二分频器,可以使系统的频率连续覆盖0.75GHz至6GHz。整个芯片的面积是2.1mm1.8mm。在1.2V的电源电压下系统功耗为21.7mA(除去输出缓冲级)。利用频率预置技术,锁相环的锁定时间小于4us。并且在系统中加入了非易失性存储器(NVM),能够存储系统的一些数字配置信息包括锁相环的预置信息,利用NVM的非易失存储特性,使得整个系统能够避免重复的校正。  相似文献   
7.
李贵柯  冯鹏  吴南健 《半导体学报》2011,32(10):133-138
We present a monolithic ultraviolet(UV) image sensor based on a standard CMOS process.A compact UV sensitive device structure is designed as a pixel for the image sensor.This UV image sensor consists of a CMOS pixel array,high-voltage switches,a readout circuit and a digital control circuit.A 16×16 image sensor prototype chip is implemented in a 0.18μm standard CMOS logic process.The pixel and image sensor were measured. Experimental results demonstrate that the image sensor has a high sensitivity of 0.072 V/(mJ/cm~2) and can capture a UV image.It is suitable for large-scale monolithic bio-medical and space applications.  相似文献   
8.
提出了一个适用于EPC Gen2协议的小面积低功耗RFID射频前端电路的设计方案.射频前端电路包括整流器、ASK解调器、ASK和BPSK调制器和传感器模块,射频的工作频率为860~960 MHz.基于具有不挥发存储器和肖特基二极管选项的0.35μm CMOS工艺,设计了RFID射频前端电路.采用开关电容电路技术实现了小面积低功耗RFID射频前端电路.  相似文献   
9.
This paper proposes a fast-settling frequency-presetting PLL frequency synthesizer. A mixedsignal VCO and a digital processor are developed to accurately preset the frequency of VCO and greatly reduce the settling time. An auxiliary tuning loop is introduced in order to reduce reference spur caused by leakage current. The digital processor can automatically compensate presetting frequency variation with process and temperature, and control the operation of the auxiliary tuning loop. A 1.2 GHz integer-N synthesizer with 1 MHz reference input was implemented in a 0.18 μm process. The measured results demonstrate that the typical settling time of the synthesizer is less than 3 μs, and the phase noise is –108 dBc/Hz@1MHz. The reference spur is –52 dBc.  相似文献   
10.
郭志强  刘力源  吴南健 《红外与激光工程》2018,47(5):520001-0520001(10)
设计了一款用于高速CMOS图像传感器的多列共享列并行流水线逐次逼近模数转换器。八列像素共享一路pipeline-SAR ADC,从而使得ADC的版图不再局限于二列像素的宽度,可以在16列像素宽度内实现。该模数转换器采用了异步控制逻辑电路来提高转换速度。半增益数模混合单元电路被用于对第一级子ADC的余差信号放大,同时被用于降低对增益数模混合单元电路中运放性能的要求。相关电平位移技术也被用于对余差信号进行更精确的放大。整个pipeline-SAR ADC第一级子ADC精度为6-bit,第二级子ADC为7-bit,两级之间存在1-bit冗余校准,最终实现12-bit精度。输入信号满幅电压为1 V。该8列共享并行处理的pipeline-SAR ADC在0.18 m 1P4M工艺下制造实现,芯片面积为0.204 mm2。仿真结果显示,在采样频率为8.33 Msps,输入信号频率为229.7 kHz时,该ADC的信噪失真比为72.6 dB;在采样频率为8.33 Msps,输入信号频率为4.16 MHz时,该ADC的信噪失真比为71.7 dB。该pipeline-SAR ADC的电源电压为1.8 V,功耗为4.95 mW,功耗品质因子(FoM)为172.5 fJ/conversion-step。由于像素尺寸只有7.5 m,工艺只有四层金属,因此这款12-bit多列共享列并行流水线逐次逼近模数转换器非常适用于高速CMOS图像传感器系统。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号