首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   16篇
  免费   1篇
  国内免费   6篇
工业技术   23篇
  2018年   2篇
  2014年   5篇
  2012年   2篇
  2011年   2篇
  2009年   1篇
  2005年   2篇
  2003年   3篇
  2002年   2篇
  2001年   4篇
排序方式: 共有23条查询结果,搜索用时 19 毫秒
1.
提出了一种基于二元判定图(BDD)原理的新型逻辑器件和电路.BDD器件以电流模式的开关电流存储器为基本单元,具有符合二元判定图的两向通路的特点.用这种器件按照BDD树形图可以构成任意形式的组合逻辑电路.给出了或门、异或门及四位加法器电路的例子,并使用HSPICE仿真器进行了仿真,验证了这种器件及其电路的正确性.  相似文献   
2.
集成电路技术发展的物理极限挑战与对策   总被引:1,自引:0,他引:1  
介绍了集成电路芯片发展的基本规律和现状,着重综述了这些规律在微电子学领域所遇到的物理极限挑战及解决这些问题的最新技术,并预测了21世纪集成电路技术的重点研究方向。  相似文献   
3.
红外线车辆自动刹车控制系统   总被引:2,自引:0,他引:2  
为了有效防止汽车相撞的交通事故,设计了一种利用红外线发射与接收原理自动控制车辆刹车的电路系统。该系统在车速超过了某一预定值时便启动。启动后,若车辆在某一距离范围内遇到障碍物,该系统迅速发出刹车信号,并自动产生刹车动作。超出这一距离范围,则不起反应。  相似文献   
4.
从逻辑功能和工作速度等角度,分析总结了当前三种类型的单相时钟动态CMOS反相器,总结得出了构造各种高速CMOS动态D触发器的方法。并由此设计了新的高速移位寄存器、高速鉴频鉴相器,以0.8um CMOS工艺模型,经PSPISCE模拟,其最高工作频率分别达到了1.7GHz、700MHz以上,工作速度达到或超过了双极型ECL电路。  相似文献   
5.
This paper proposes a fast-settling frequency-presetting PLL frequency synthesizer. A mixedsignal VCO and a digital processor are developed to accurately preset the frequency of VCO and greatly reduce the settling time. An auxiliary tuning loop is introduced in order to reduce reference spur caused by leakage current. The digital processor can automatically compensate presetting frequency variation with process and temperature, and control the operation of the auxiliary tuning loop. A 1.2 GHz integer-N synthesizer with 1 MHz reference input was implemented in a 0.18 μm process. The measured results demonstrate that the typical settling time of the synthesizer is less than 3 μs, and the phase noise is –108 dBc/Hz@1MHz. The reference spur is –52 dBc.  相似文献   
6.
生物医学信号的振幅微小,频率范围较低,容易受外界干扰而积累大量环境噪声。为了提高测量的精准度,设计了一款高性能的低噪声前置放大器来有效提取生物电信号。前置放大器采用的是基于仪表放大器级联可变增益放大器架构,该架构可以实现对信号的1 000倍放大,并能达到良好的性能指标。仿真结果表明,在1 V的工作电压下,该前置放大器有较低的等效输入参考噪声1.584 2 μV,较低的功耗2.92 μW,适用于生物医学信号采集方面的应用。  相似文献   
7.
本文提出了一种基于65nm CMOS标准工艺、采用粗调和细调相结合的低噪声环形压控振荡器。论文分析了环形振荡器中的直接频率调制机理,并采用开关电容阵列来减小环形压控振荡器的增益从而抑制直接频率调制效应。开关电容采用电容密度较高的二维叠层MOM电容使该压控振荡器与标准的CMOS工艺兼容。所设计压控振荡器的频率范围为480MHz~1100MHz,调谐范围为78%,测试得到输出频率为495MHz时的相位噪声为-120dBc/Hz@1MHz。该压控振荡器在1.2V的偏压下的功耗为3.84mW,相应的优值(FOM)为-169dBc/Hz。  相似文献   
8.
A 2.4 GHz ultra-low-power RF transceiver with a 900 MHz auxiliary wake-up link for wireless body area networks(WBANs)in medical applications is presented.The RF transceiver with an asymmetric architecture is proposed to achieve high energy efficiency according to the asymmetric communication in WBANs.The transceiver consists of a main receiver(RX)with an ultra-low-power free-running ring oscillator and a high speed main transmitter(TX)with fast lock-in PLL.A passive wake-up receiver(WuRx)for wake-up function with a high power conversion efficiency(PCE)CMOS rectifier is designed to offer the sensor node the capability of work-on-demand with zero standby power.The chip is implemented in a 0.18μm CMOS process.Its core area is 1.6 mm~2. The main RX achieves a sensitivity of-55 dBm at a 100 kbps OOK data rate while consuming just 210μA current from the 1 V power supply.The main TX achieves +3 dBm output power with a 4 Mbps/500 kbps/200 kbps data rate for OOK/4 FSK/2 FSK modulation and dissipates 3.25 mA/6.5 mA/6.5 mA current from a 1.8 V power supply. The minimum detectable RF input energy for the wake-up RX is-15 dBm and the PCE is more than 25%.  相似文献   
9.
目前自激振荡线路驱动器由于极限环频率较低,在输入信号频率较高时,系统增益下降较大,由延时决定的自激振荡线路驱动器可提高极限环频率。本文分析了提高极限环频率后系统增益、线性度和功耗等的变化,并采用0.25μm CMOS工艺设计了一个VDSL线路驱动器进行验证。实验结果表明,提高极限环频率可减小高频输入信号时系统增益的下降,且在一定范围内可提高线性度,但过高的极限环频率会引入过大的电源噪声和地噪声,恶化线性度。  相似文献   
10.
稳定的SrTiO3陶瓷浆料的制备   总被引:1,自引:0,他引:1  
本采用胶体“电空间稳定机制”,以PMAA-NH4为分散剂,以沉降高度作为衡量浆料稳定性的参数,研究了SrTiO3粉末的悬浮流变特性及分散剂PMAA-NH4加入量对SrTiO3浆料稳定性的影响。在最佳pH值和分散剂加入量条件下,制备了高固相含量(50vol%),稳定性和分散性好的SrTiO2浆料。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号