首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1016篇
  免费   128篇
  国内免费   165篇
工业技术   1309篇
  2023年   19篇
  2022年   12篇
  2021年   27篇
  2020年   20篇
  2019年   11篇
  2018年   14篇
  2017年   31篇
  2016年   43篇
  2015年   27篇
  2014年   52篇
  2013年   72篇
  2012年   52篇
  2011年   104篇
  2010年   56篇
  2009年   58篇
  2008年   83篇
  2007年   77篇
  2006年   89篇
  2005年   60篇
  2004年   70篇
  2003年   46篇
  2002年   67篇
  2001年   55篇
  2000年   30篇
  1999年   14篇
  1998年   27篇
  1997年   12篇
  1996年   17篇
  1995年   14篇
  1994年   10篇
  1993年   8篇
  1992年   7篇
  1991年   4篇
  1990年   5篇
  1989年   10篇
  1988年   4篇
  1986年   2篇
排序方式: 共有1309条查询结果,搜索用时 31 毫秒
1.
分析了MOSFET误导通产生的原因,分别从原理和理论推导两个方面作了分析,主要考虑了开关管中寄生参数对开关特性的影响。通过求解误导通发生的条件,得到哪些参数会导致误触发,最后给出了仿真。文中还提出如何避免MOSFET误导通产生,以及改进方法,对减少实际应用中MOSFET破坏性损坏有一定意义。  相似文献   
2.
A self-assembly patterning method for generation of epitaxial CoSi2 nanostructures was used to fabricate 50 nm channel-length MOSFETs. The transistors have either a symmetric structure with Schottky source and drain or an asymmetric structure with n+-source and Schottky drain. The patterning technique is based on anisotropic diffusion of Co/Si atoms in a strain field during rapid thermal oxidation. The strain field is generated along the edges of a mask consisting of 20 nm SiO2 and 300 nm Si3N4. During rapid thermal oxinitridation (RTON) of the masked silicide structure, a well-defined separation of the silicide layer forms along the edge of the mask. These highly uniform gaps define the channel region of the fabricated device. The separated silicide layers act as metal source and drain. A poly-Si spacer was used as the gate contact. The asymmetric transistor was fabricated by ion implantation into the unprotected CoSi2 layer and a subsequent out-diffusion process to form the n+-source. I–V characteristics of both the symmetric and asymmetric transistor structures have been investigated.  相似文献   
3.
新结构MOSFET   总被引:1,自引:0,他引:1  
林钢  徐秋霞 《微电子学》2003,33(6):527-530,533
和传统平面结构MOSFET相比,新结构MOSFET具有更好的性能(如改善的沟道效应(SCE),理想的漏诱生势垒降低效应(DIBL)和亚阈值特性)和更大的驱动电流等。文章主要介绍了五种典型的新结构MOSFET,包括平面双栅MOSFET、FinFET、三栅MOSFET、环形栅MOSFET和竖直结构MOSFET。随着MOSFET向亚50nm等比例缩小,这些新结构器件将大有前途。  相似文献   
4.
颜志英 《微电子学》2003,33(5):377-379
研究了深亚微米PD和FD SOI MOS器件遭受热截流子效应(HCE)后引起的器件参数退化的主要差异及其特点,提出了相应的物理机制,以解释这种特性。测量了在不同应力条件下最大线性区跨导退化和闽值电压漂移,研究了应力Vg对HCE退化的影响,并分别预测了这两种器件的寿命,提出了10年寿命的0.3μm沟长的PD和FD SOI MOS器件所能承受的最大漏偏压。  相似文献   
5.
LDD方法在提高电路工作电压中的应用研究   总被引:1,自引:0,他引:1  
曾莹  王纪民 《微电子学》1997,27(1):37-42
研究了利用轻掺杂漏结构来制作高电源电压器件的工艺方法。分析了LDD结构参数对器件击穿特性的影响,并结合实验结果对N^-区的注入剂量,长度及引入的串联电阻进行了优化设计。  相似文献   
6.
NMOS器件两次沟道注入杂质分布和阈电压计算   总被引:1,自引:1,他引:0  
王纪民  蒋志 《微电子学》1997,27(2):121-124
分别考虑了深浅两次沟道区注入杂质在氧化扩散过程中对表面浓度的贡献。对两次注入杂质的扩散分别提取了扩散系数的氧化增强系数、氧化衰减系数和有效杂地系数,给出了表面浓度与工艺参数之间的模拟关系式,以峰值浓度为强反型条件计算了开启电压,文章还给出了开启电压、氧化条件、不同注入组合之间的关系式。  相似文献   
7.
深亚微米MOSFET衬底电流的模拟与分析   总被引:1,自引:0,他引:1  
利用器件模拟手段对深亚微米MOSFET的衬底电流进行了研究和分析,给出了有效的道长度,栅氧厚度,源漏结深,衬底掺杂浓度以及电源电压对深亚微米MOSFET衬底电流的影响,发现电源电压对深亚微米MOSFET的衬底电流有着强烈的影响,热载流子效应随电源电压的降低而迅速减小,当电源电压降低到一定程度时,热载流子效应不再成为影响深亚微米MOS电路可靠性的主要问题。  相似文献   
8.
新型高k栅介质材料研究进展   总被引:5,自引:0,他引:5  
随着半导体技术的不断发展,MOSFET(metal-oxide-semiconductor field effect transistor)的特征尺寸不断缩小,栅介质等效氧化物厚度已小至nm数量级。这时电子的直接隧穿效应将非常显著,将严重影响器件的稳定性和可靠性。因此需要寻找新型高k介质材料,能够在保持和增大栅极电容的同时,使介质层仍保持足够的物理厚度来限制隧穿效应的影响。本文综述了研究高k栅介质材料的意义;MOS栅介质的要求;主要新型高k栅介质材料的最新研究动态;展望了高k介质材料今后发展的主要趋势和需要解决的问题。  相似文献   
9.
介绍了单端正向变换器基本电路,重点叙述带三路调节DC电压的100KHZ180W离线电源。它采用具有低导电阻RDS和低栅极电荷Qg的新型场效应管(QFET)作为变换电路的主开关器件,降低了电源开关损耗并提高了效率3%-5%。  相似文献   
10.
介绍了一种使用场效应管MOSFET调压的小功率交流闭环调速系统,该系统采用PWM交流斩波方式和PID控制算法,并详细说明系统的各组成部分及原理。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号