全文获取类型
收费全文 | 679篇 |
免费 | 41篇 |
国内免费 | 23篇 |
学科分类
工业技术 | 743篇 |
出版年
2023年 | 1篇 |
2022年 | 3篇 |
2021年 | 10篇 |
2020年 | 8篇 |
2019年 | 4篇 |
2018年 | 5篇 |
2017年 | 10篇 |
2016年 | 9篇 |
2015年 | 16篇 |
2014年 | 20篇 |
2013年 | 16篇 |
2012年 | 18篇 |
2011年 | 32篇 |
2010年 | 24篇 |
2009年 | 35篇 |
2008年 | 32篇 |
2007年 | 46篇 |
2006年 | 56篇 |
2005年 | 48篇 |
2004年 | 40篇 |
2003年 | 45篇 |
2002年 | 43篇 |
2001年 | 44篇 |
2000年 | 37篇 |
1999年 | 26篇 |
1998年 | 25篇 |
1997年 | 14篇 |
1996年 | 15篇 |
1995年 | 12篇 |
1994年 | 10篇 |
1993年 | 6篇 |
1992年 | 20篇 |
1991年 | 7篇 |
1990年 | 6篇 |
排序方式: 共有743条查询结果,搜索用时 15 毫秒
101.
102.
介绍一种SDH系统专用集成电路的设计,它可以从VC4信号中任意上下分插出多达21个E1信号,包括E1的线路编解码及数字解同步器,码速调整及去调整,VC12开销的终结及生成,TU12的指针调整及解释,VC4的合成及分解,电路设计既充分考虑ITU-T的标准,又结合实际系统设计,克服了以前电路的缺点,具有规模大,功能完善,性能优越的特点。 相似文献
103.
104.
直写ASIC技术的新发展 总被引:2,自引:0,他引:2
采用直写ASIC技术能缩短产品的研制周期,降低研制成本,无风险地进行了批量生产,加快ASIC投放市场的速度。分析了直写ASIC技术的特点,介绍了激光直写机的原理,展望了此项技术的应用前景。 相似文献
105.
针对现有极化码软输出译码器存在的高资源消耗与低资源效率,设计了一种快速低复杂度软取消(Fast Reduced Complexity Soft-Cancelation,Fast-RCSC)译码算法及其译码器硬件架构。Fast-RCSC算法对内部特殊结点进行完整计算,在减少译码周期的同时仍有较好译码性能。基于不同特殊结点公式之间存在相似性,进而通过对引入的特殊结点模块进行计算结果复用以及计算模块分时复用,减少特殊结点模块资源消耗。通过共用存储单元以及对不足存储单元数据宽度的数据进行合并,降低存储资源消耗。在华润上华(Central Semiconductor Manufacturing Corporation,CSMC)180nm工艺下综合结果表明,设计的译码器在码长为1024的情况下,面积为2.92mm2,资源效率为245.2Mbps/mm2,相比现有软输出译码器有不同程度的提升。 相似文献
106.
本文从军用ASIC的技术基础,需求牵引和效益目标出发,论述了军用ASIC的发展模式和对策。建立军用Foundry,在通用CAD基础上实现军用ASIC的CAD工具是必要的。门阵列和标准单元是两种主要方法。从全定制向单元库过渡,是发展军用模拟ASIC和A/D ASIC的可行方案。努力发展整机-元器件垂直集成,提高ASIC的“自用率”,有利于促进军民结合。 相似文献
107.
无驱型USB KEY专用接口的设计和实现是基于FPGA&ASIC的. 该设计主要使用Verilog语言在FPGA上实现USB协议,并提供针对USB收发器和微控制器的接口. 通过该接口USB KEY在接入系统后不需要驱动程序即可正常使用. 该设计通过了软件的仿真并在FPGA上进行了硬件验证. 相似文献
108.
文章提出了一种60 Gbit/s宽带电路交换专用集成电路(ASIC)芯片的设计实现方案.针对设计芯片速度快、规模大和功耗大等特点,给出了采用流水线设计思想和优化结构处理技术的电路设计解决方案.同时还给出了采用现场可编程门阵列(FPGA)芯片对设计电路进行功能验证的结果和ASIC流片的基本数据. 相似文献
109.
提出了一种大电流16位稳态电流LED驱动器的ASIC设计方案,并描述了芯片的主要功能原理。对各个模块的主要电路进行了分析和设计,数字部分电路依靠成熟的FPGA平台验证,最大程度提高了电路可靠性;模拟部分电路通过分析和计算,确定不同参数,最后对整个方案进行了仿真。这种16位稳态电流LED驱动芯片可以完成对点阵LED显示屏的驱动,芯片外围电路简单、成本低、可靠性高。该芯片也适用于点阵LED屏等LED设备的驱动,应用十分广泛。芯片方案的各个部分都给出了详细的仿真结果,整个方案最后通过了T-Spice后仿真。 相似文献
110.
如何有效地利用处理器消耗的能量而得到尽可能高的性能成为了目前体系结构研究的热点,在研究中,结构级的功耗评估工具无疑具有重要的作用.在现有的结构级功耗模拟器中,往往只考虑了动态电路以及全定制实现方法下的功耗刻画,而忽略了以静态电路和标准单元设计为主的ASIC设计方法对处理器功耗带来的影响.由此,结合一款高性能、低功耗通用处理器--龙芯2号的具体实现,对其设计特点和功耗特性进行分析,实现了以龙芯2号处理器为基本研究对象的结构级功耗评估方法.该评估方法充分考虑了CMOS静态电路的结构级功耗刻画方法,因此更加适合目前以ASIC设计方法为主的高性能处理器结构的功耗评估.该结构级功耗评估方法与RTL级的功耗评估方法相比,具有速度快和灵活性好的优点.在2.4GHz的Intel Xeon上,该功耗评估方法的速度约为300K/s,是RTL级的评估方法的5000倍,而且误差很小. 相似文献