首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 156 毫秒
1.
提出了一种应用于高速高精度流水线ADC中的高增益大带宽的增益自举型全差分折叠共源共栅放大器.放大器采用0.18 μm 1P6M CMOS工艺.通过仔细的设计运放的单位增益带宽和极零点改善其闭环稳定性.仿真结果表明:放大器的直流增益为93 dB,单位增益带宽为1.8 GHz,在输出共模电压范围为0.6 V~1.2 V内,放大器的直流增益大于88 dB.整个芯片的版图面积为96μm×120μm.  相似文献   

2.
采用0.35um的CMOS标准工艺,设计了一种轨至轨输入,静态功耗在150uW,相位增益为86dB,单位增益带宽为2.3MHz的低压低功耗运算放大器,该运放在各种共模输入电平下有着几乎恒定的跨导,使频率补偿更容易实现,可应用于VLSI(very large—scale integration)库单元及其相关技术领域。  相似文献   

3.
用积分方程求解散射体自然频率的新方法   总被引:1,自引:0,他引:1  
散射物体自然频率(极点)对目标识别有重大意义,奇点展开法采用矩量法化积分方程为矩阵方程,通过求解系统矩阵行列式零点来获得极点。提出了一种直接从积分方程出发,对积分核函数作快速傅里叶变换(FFT),通过求解FFT获得的各分量在复平面上的零点来求取散射体极点的新方法,并以细线导体为例,在很短时间内计算出精度很高的极点。  相似文献   

4.
非最小相位系统的带宽不能反映系统的动态特性,应该采用穿越频率ωc代替带宽作为性能指标,且ωc应小于非最小相位的零点a.对不稳定非最小相位系统,提出了一种新的极点配置方法,将极点配置问题转换为正实性问题,用线性矩阵不等式求解控制器,并指出a/3将是鲁棒设计时ωc的极限值.  相似文献   

5.
设计应用于流水线型ADC的全差分运算放大器. 运放中共模反馈电路采用调节反馈深度和共用差分信号通路的新型结构来实现,用简单的结构实现了高环路增益,通过降低反馈系数的方法防止电路产生自激振荡,避免了因引用补偿电容带来的高成本和高设计难度.放大器采用两级折叠共源共栅结构并进行频率补偿,输出级采用推挽式AB类结构.设计的全差分运算放大器基于中芯国际(SMIC)0.35 μm工艺.后仿结果表明,放大器直流增益为100 dB,负载为3 pF时单位增益带宽为359 MHz,相位裕度为68°,建立时间为12.3 ns,满足ADC所要求的性能指标,适用于高精度流水线型ADC中的级间增益电路和采样保持电路.  相似文献   

6.
为了提高运放参数测试精度,保证选择运放元件准确性,设计一款以DDS为基础的集成运放测试仪。测试仪以ATmage16为控制核心,采用DDS扫频技术,通过设计的运放参数测量电路、峰值检波电路和人机接口电路等完成对运算放大器直流输入失调电压、输入失调电流、交流差模开环电压增益、交流共模抑制比等参数的测量和计算,应用闭环测试原理和二阶巴特沃斯低通滤波器技术,最后通过LCD显示结果。测试仪突破模拟合成法的原理,可以实现不同频率、相位的任意波形,并且各种参数均可通过编程实现,具有测量精度高、性价比高、操作简单、人机界面友好等特点。  相似文献   

7.
介绍了一种用于流水线模数转换器前端的低电压、低功耗、高速采样/保持电路。该电路基于电容翻转型结构,采用全差分折叠共源共栅两级运放,能实现高增益、大单位增益带宽和大摆幅。在SMIC 0.13μm工艺、1.2V电压下仿真,其性能满足10bit精度、120MHz采样频率的ADC的要求,整个电路功耗约15mW。  相似文献   

8.
一近十多年来随着半导体器件的发展和广泛应用,负阻抗变换器模型的实现已是可能。电路设计者为了达到预期目的,可以直接、简便地应用这些模型进行电路设计。有一类有源滤波器就是利用负阻抗变换器(NIC)与RC网络联接而成的。另一类有源滤波器则是用负阻抗变换器与有耗LG网络链接以达到补偿元件损耗的目的。文献[5]指出纯电抗四端网络终接负阻时自然频率可由p平面左半平面移到右半平面。用有耗LC元件实现给定网络函数时,可以预畸网络函数的极点(自然频率)到右半平面然后进行综合。这样就涉及  相似文献   

9.
为了减小无片外电容低压差线性稳压器(LDO)的功耗并提高稳定性,提出带有阻抗衰减缓冲器的LDO.该LDO主环路采用三级运放结构,具有动态偏置并联反馈结构和摆率增强电路的缓冲器作为中间级,驱动PMOS功率管.使用嵌套密勒补偿方式(NMC),将低频主极点放置在第一级输出,将缓冲器输出极点和LDO输出极点作为次极点构成极点-极点追踪,达到无片外电容LDO稳定性和瞬态响应的要求.芯片采用GSMC公司的130nm CMOC工艺模型设计并经流片测试.测试结果表明:在1.6~4V输入电压下,输出1.5V电压,最大输出电流为1.5mA时静态电流小于881nA.测试结果验证了设计要求.  相似文献   

10.
给出了集成运放RC相移型正弦波振荡器的起振频率的计算公式,指出运放RC相移型振荡器的起振频率不仅与移相元件R、C有关,还与反馈电阻Rf的大小有关.  相似文献   

11.
基于频域的光电稳定平台扰动观测器设计   总被引:1,自引:0,他引:1  
为了解决传统扰动观测器(disturbance observer, DOB) 无法保证标称系统和非最小相位系统内部稳定性的问题,提出了在频域中设计扰动观测器的新方法,通过对补偿器的设计,避免传统DOB传递函数分母为0的情况,从而保证系统稳定性。结合光电稳定平台进行视轴稳定试验,试验结果表明:在幅度为3°、1 Hz的扰动作用下,结合本研究扰动观测器所设计的控制系统,不但可以保证标称系统和非最小相位系统的内部稳定性,并且具有更宽的带宽和更为快速的频率响应,可以更加有效地隔离扰动,相比传统DOB控制系统的输出,扰动残差减少75%,为光电稳定平台控制系统设计提供参考。  相似文献   

12.
设计了一种双功率管互补式预失真功率放大器,并给出了温度补偿偏置电压的具体设计电路. 通过实验证明了该放大器可在20?MHz信号带宽内改善放大器3阶互调指标10?dB,其温度补偿方式可使放大器在温度变化时3阶互调指标的变化保持在±15?dB以内.  相似文献   

13.
通过建立联合环路的数学模型,将锁频环(FLL)跟踪误差引入锁相环(PLL),能准确推导出二阶FLL辅助三阶PLL的相位跟踪误差公式.推导结果表明,锁频环辅助的锁相环(FPLL)跟踪误差与之前针对单PLL或FLL的研究结果有较大差别: 考虑加加速度动态效果时,FPLL环路相位跟踪动态应力误差为零;FPLL相位热噪声跟踪误差不仅包含PLL的热噪声,而且具有FLL的热噪声成分.另外,不同于对FLL或PLL单独作优化,提出一个FPLL的联合优化准则: 以FLL动态应力误差小于PLL快速捕捉带为约束,相位跟踪误差最小为目标,对FLL和PLL带宽同时进行优化.最后,数值仿真结果表明,所作FPLL的环路性能分析正确,推导所得误差公式准确;联合优化所得FPLL环路可稳定工作,同时获得相对单PLL更好的相位跟踪精度.研究结果有助于之后FPLL的精确设计.  相似文献   

14.
论述突变量选相应用于(超)高压电力系统的必要性,分析补偿电压突变量的优良特性,并指出现有基于补偿电压突变量的选相判据存在不足。在分析补偿电压突变量在不同故障情况下的特征基础上,基于"突变量元件"提出新的选相判据,该判据将突变量与接近于零的固定门槛值进行比较,解决了故障初期因突变相量未完全形成而造成选相不准确的问题。RTDS仿真结果表明补偿电压突变量选相可以在故障发生后快速、准确的选出故障相。  相似文献   

15.
传统感应电机直接转矩控制(DTC)系统的滞环控制器为Bang-Bang控制, 其滞环容差保持不变, 因此低速下被调节的磁链和转矩具有较大脉动. 为改善转矩和磁链响应, 在传统滞环比较器基础上, 提出了一种滞环容差自适应调节控制方法, 通过对转矩或磁链误差的当前采样值和历史采样值以及滞环比较历史输出值的综合比较, 得到当前滞环输出控制信号, 并充分利用零电压矢量和反向电压矢量, 达到满意控制效果. 仿真结果表明该算法不仅能有效降低定子磁链和转矩脉动, 也能够有效降低开关频率, 提高了逆变器效率.  相似文献   

16.
本文详尽地介绍了一种新结构的电反馈电液伺服阀。试验表明该阀的动态性能极佳。这种新型伺服阀是发展高频振动实验台和高精度电液伺服系统的重要元件。本文对下述问题:电反馈电液伺服阀和机械反馈电液伺服阀的各个环节对阀性能的影响、补偿方法及其试验结果等也进行了讨论。  相似文献   

17.
为了增加单位增益频率与压摆率,并能够工作在低电源电压下,同时降低偏置电流,提出了一种改进的基于0.18μm CMOS工艺的AB类放大器,其采用多级放大器结构,第一级为具有电流镜负载的NMOS差分对,第二反相级由共源放大器实现,第三极为AB类放大器,其能够在±500 m V电源下工作.电路仿真结果显示该放大器相位裕度为87°;总补偿电容为5 p F,与传统放大器相比减少了50%;单位增益频率为21.17 MHz,比传统放大器增大约10倍;压摆率为7.5和8.57 V/μs,与传统电路相比,分别增加了2.8倍和2.6倍.此外,与其他文献相比,该放大器具有较大的单位增益带宽和压摆率以及较小的功耗.  相似文献   

18.
由于扩散硅压敏元件受温漂影响较大,如不经补偿就会失掉其体积小,可靠性高和灵敏度高等优点。针对这个同题,本文提出了一种新的补偿理论:即在温度变化时,不仅考虑一次温度系数而且考虑二次温度系数对阻值的影响。并通过实验验证了该理论。本文还提出了一种利用微机的快速测试方法,并根据这种方法设计了测试装置。  相似文献   

19.
This paper presents a novel dual-mode square loop resonator with a compact size. Firstly, the odd-even-mode method is utilized to analyze the resonant property of the proposed resonator since its structure is symmetrical, and the passband center frequency can be easily tuned by changing the lengths of a pair of loaded open-ended stubs. Secondly, source-load coupling is introduced to produce a new transmission zero and improve the passband selectivity. Finally, a microstrip dual-mode bandpass filter (BPF) centering at 1.95GHz with a 3dB fractional bandwidth (FBW) of 37.7% is designed and fabricated. The measured and simulated results in good agreement are presented.  相似文献   

20.
线性调频信号的基带信号产生方法主要有DDS和DDWS两种.基于FPGA并行理论和高速DAC架构的DDWS方法,产生L波段、带宽125MHz基带信号,并结合倍频链的方法设计与实现了500MHz大带宽线性调频信号产生系统.基于滤波器的预失真补偿原理提出对系统进行幅相补偿,给出了具体实现步骤,提高了线性调频信号脉压主副瓣比.该技术在实际应用中性能优良,工作可靠.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号