共查询到10条相似文献,搜索用时 718 毫秒
1.
2.
采用超高频等离子增强化学气相沉积(VHF-PECVD)技术,逐次高速沉积非品硅顶电池及微晶硅底电池,形成pin/pin型非晶硅/微晶硅叠层电池.通常顶电池的n层与底电池的P层均采用微晶硅材料来形成隧穿复合结,然而该叠层电池的光谱响应测试结果表明,顶电池存在着明显的漏电现象.针对该问题作者提出,在顶电池的微品硅n层中引入非晶硅n保护层的方法.实验结果表明,非晶硅n层的引入有效地改善了顶电池漏电的现象;在非晶硅n层的厚度为6nm时,顶电池的漏电现象消失,叠层电池的开路电压由原来的1.27提高到1.33V,填允因子由60%提高剑63%. 相似文献
3.
采用超高频等离子增强化学气相沉积(VHF-PECVD)技术,逐次高速沉积非品硅顶电池及微晶硅底电池,形成pin/pin型非晶硅/微晶硅叠层电池.通常顶电池的n层与底电池的P层均采用微晶硅材料来形成隧穿复合结,然而该叠层电池的光谱响应测试结果表明,顶电池存在着明显的漏电现象.针对该问题作者提出,在顶电池的微品硅n层中引入非晶硅n保护层的方法.实验结果表明,非晶硅n层的引入有效地改善了顶电池漏电的现象;在非晶硅n层的厚度为6nm时,顶电池的漏电现象消失,叠层电池的开路电压由原来的1.27提高到1.33V,填允因子由60%提高剑63%. 相似文献
4.
5.
6.
采用氧化硅制造晶体管栅介质已有40余年,随着氧化硅被加工得越来越薄,晶体管性能也稳步提高.然而,从90nm到65nm,再到45nm,氧化硅栅介质厚度的缩小也使栅介质的漏电量越来越高,导致了高能耗和不必要的发热.晶体管栅漏电与不断变薄的氧化硅栅介质有关,这一点已成为过去10年来摩尔定律面临的最大技术挑战之一. 相似文献
7.
采用TEOS和H_2O源PECVD方法生长氧化硅厚膜 总被引:1,自引:0,他引:1
开展了使用 TEOS和 H2 O混合物进行 PECVD生长 Si O2 膜的研究工作 .氧化硅折射率分布在 1.45 3±0 .0 0 1的范围 ,且随偏离中心距离基本不变 .薄膜厚度是中央大 ,边沿薄 ,其厚度相对变化不超过± 1.5 % (5 1mm衬底 ) .利用 TEOS源 PECVD,并结合退火技术 ,摸索出厚膜氧化硅生长工艺 ,已成功地在硅衬底上生长出厚度超过 15 μm氧化硅厚膜 ,可用于制备氧化硅平面波导器件 . 相似文献
8.
9.