首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 171 毫秒
1.
崔嘉杰  罗萍 《微电子学》2014,(4):416-419
基于CSMC 0.5μm标准CMOS工艺,设计了一种高精度电流型CMOS带隙基准电压源。仿真结果表明,温度在-40℃~125℃范围内,基准输出电压的温度系数为1.3×10-5/℃;电源电压在3.3~5 V之间变化时,基准输出电压变化为0.076 mV,电源抑制比PSRR为-89 dB。同时,该电路包含修调电路,可在不同工艺角下进行校正,具有温度系数低、电源抑制比高、精度高等特点。  相似文献   

2.
一种采用斩波技术的CMOS带隙基准电压源   总被引:1,自引:0,他引:1  
设计了一种较高PSRR和较低温度系数的带隙基准电压源.运用斩波调制技术和动态元件匹配技术,有效减小了运放失调电压引起的温度漂移.基于CSMC 0.5 μm CMOS工艺,使用Hspice工具对电路进行仿真.斩波频率为1.5 MHz时,基准输出电压约为1.235 V.在室温25℃时,该带隙基准电源电压范围为3.3 V到5.5 V.电源电压为3.3 V时,在-40℃~85℃温度范围内,温度系数为5.19×10-6,测得PSRR大于70 dB@1 kHz.  相似文献   

3.
设计了一种宽电源电压的高精度带隙基准电路.在综合考虑精度、电源抑制比(PSRR)、宽电源电压要求和功耗等因素的基础上,采用了一种由基准电压偏置的,增益和电源抑制比大小相近的运算放大器解决方案.设计采用CSMC 0.5μm CMOS工艺,电源为3.3V. Cadence Spectre 仿真表明,当温度在 -40 ℃~125 ℃,电源电压在2.56V~8V时,输出基准电压平均值为1.290V,变化0.793mV,有效温度系数为3.72ppm/ ℃;室温下,在低频时具有-97dB的PSRR,在100kHz时为-69dB,功耗为180μW.  相似文献   

4.
一种低功耗CMOS带隙基准电压源的实现   总被引:7,自引:0,他引:7  
冯勇建  胡洪平 《微电子学》2007,37(2):231-233,237
运用带隙基准的原理,提出了一种带启动电路的低功耗带隙基准电压源电路。HSPICE仿真结果表明,在25℃3、.3 V下,电路功耗为16.88μW;另外,在-30~125℃范围内,1.9~5.5V下,输出基准电压VREF=1.225±0.0015 V,温度系数为γTC=14.75×10-6/℃,电源电压抑制比(PSRR)为86 dB。该电路采用台积电(TSMC)0.35μm 3.3 V/5 V CMOS工艺制造。测试结果显示,电路功耗仅为16.98μW。  相似文献   

5.
提出了一种超低温漂、低功耗亚阈值全CMOS基准电压源。利用工作在亚阈值区的3.3 V MOS管与1.8 V MOS管的栅源电压差,产生具有负温度系数的ΔVTH和具有正温度系数的VT,经过相互调节,得到与温度无关的基准电压。采用了共源共栅电流镜,以降低电源抑制比(PSRR)和电压调整率。基于SMIC 0.18 μm CMOS工艺对电路进行了仿真。仿真结果表明,在-22 ℃~142 ℃温度范围内,温度系数为2.8×10-6/℃;在1.3~3.3 V电源电压范围内,电压调整率为0.48%;频率为100 Hz时,PSRR为-62 dB;功耗仅为191 nW,芯片面积为0.005 mm2。  相似文献   

6.
一种低温漂CMOS带隙基准电压源的设计   总被引:13,自引:1,他引:12  
陈碧  罗岚  周帅林 《电子器件》2004,27(1):79-82
阐述了一种采用了一阶温度补偿技术设计的CMOS带隙基准电压源电路。该电路采用Chartered0.25 μm N阱CMOS工艺实现。基于HSPICE的仿真结果表明:当温度在-25℃到85℃之间变化时该电路输出电压的温度系数为12.10~(-6)/℃、。在3.3 V电源电压下的功耗为3.8 mW,属于低温漂、低功耗的基准电压源。  相似文献   

7.
提出了一种高精度、低功耗、小面积的电流型CMOS基准电压源以满足非制冷红外焦平面(IRFPA)读出电路对基准电压源模块的要求。设计中采用两种分别具有正负一阶温度系数的电阻,通过对基准电压源的高阶温度系数进行补偿,获得更好的温度系数TC(Temperature Coefficient)。通过使用共源共栅结构代替传统的运放,节约了传统运放和偏置电路的功耗,并且具有出色的电源电压抑制比PSRR(Power Supply Reject Ratio)。该设计使用标准0.18 m CMOS工艺实现,工作电压3.3 V,-40~120 ℃温度范围内,输出基准电压温度系数约为3.7 ppm/℃,PSRR约为-78 dB@1 kHz,在25 ℃时消耗电流6.3 A,消耗芯片面积仅230 m100 m,所提出的电路是一种低功耗、节约面积的设计。  相似文献   

8.
依据带隙基准原理,采用华润上华(CSMC)0.5 μm互补金属氧化物半导体(CMOS)工艺,设计了一种用于总线低电压差分信号(Bus Low Voltage Differential Signal,简称BLVDS)的总线收发器带隙基准电路.该电路有较低的温度系数和较高的电源抑制比.Hspice仿真结果表明,在电源电压VDD=3.3 V,温度T=25℃时,输出基准电压Vrd=1.25 V.在温度范围为-45℃~ 85℃时,输出电压的温度系数为20 pm/℃,电源电压的抑制比δ(PSRR)=-58.3 dB.  相似文献   

9.
设计了一款快速启动、高稳定性的实用型带隙基准电压源。基准源电路基于110 nm的CMOS标准工艺实现,使用Cadence软件进行仿真。仿真表明,在室温下,电源电压为3.3 V时,输出基准电压为1.2 V;在-40 ℃~85 ℃范围内温度漂移系数为33 ppm/℃;电路启动时间为0.5 μs;电源电压抑制比在低频时达到-61 dB;功耗为0.967 mW;版图面积为50 μm×180 μm。该电路结构简单,易于集成,可应用于高速、高精确度的数模转换器(DAC)。  相似文献   

10.
为了满足市场对宽温度范围、高精度带隙基准电压源的需求,本文设计制作了一种新型带隙基准电压电路。设计采用多点曲率补偿技术,在温度较低时采用指数频率补偿,高温时采用亚阈值指数曲率补偿。采用电压-电流转换器对分段补偿电流在输出端进行整合,进而在-55~150℃的温度范围内进行补偿,得到低温度系数的基准电压。设计的电路采用CSMC 0.5μm CMOS工艺验证,结果表明:5V电源电压下,输出1.25V的基准电压;在-55~150℃的温度范围内温度系数为2.5×10~(-6)/℃,在低频时,PSRR为-66dB。带隙基准电压源芯片面积为0.40mm×0.45mm。  相似文献   

11.
闫苗苗  焦立男  柳有权 《微电子学》2020,50(2):171-175, 183
设计了一种用于超低功耗线性稳压器电路的基准电压源,研究了NMOSFET阈值电压的温度特性。采用耗尽/增强型电压基准结构,显著降低了功耗。采用共源共栅型结构,提高了电源抑制比。设计了数模混合集成熔丝修调网络,优化了输出电压精度和温漂。电路基于0.35μm CMOS工艺实现。仿真结果表明,在2.2~5.5 V输入电压下,基准电压为814 mV,精度可达±1%。在-40℃~125℃范围内,温漂系数为2.52×10-5/℃。低频下,电源抑制比为-99.17 dB,静态电流低至27.4 nA。  相似文献   

12.
采用ASMC0.35μm CMOS工艺设计了低功耗、高电源抑制比(PSRR)、低温漂、输出1V的带隙基准源电路。该设计中,偏置电压采用级联自偏置结构,运放的输出作为驱动的同时也作为自身电流源的驱动,实现了与绝对温度成正比(PTAT)温度补偿。通过对其进行仿真验证,当温度在-40~125℃和电源电压在1.6~5V时,输出基准电压具有3.68×10-6/℃的温度系数,Vref摆动小于0.094mV;在低频时具有-114.6dB的PSRR,其中在1kHz时为-109.3dB,在10kHz时为-90.72dB。  相似文献   

13.
为了满足深亚微米级集成电路对低温漂、低功耗电源电压的需求,提出了一种在0.25μm N阱CMOS工艺下,采用一阶温度补偿技术设计的CMOS带隙基准电压源电路。电路核心部分由双极晶体管构成,实现了VBE和VT的线性叠加,获得近似零温度系数的输出电压。T-SPICE软件仿真表明,在3.3 V电源电压下,当温度在-20~70℃之间变化时,该电路输出电压的温度系数为10×10-6/℃,输出电压的标准偏差为1 mV,室温时电路的功耗为5.283 1 mW,属于低温漂、低功耗的基准电压源。  相似文献   

14.
设计了一种基于反馈电路的基准电压电路。通过正、负两路反馈使输出基准电压获得了高交流电源抑制比(PSRR),为后续电路提供了稳定的电压。采用NPN型三极管,有效消除了运放失调电压对带隙基准电压精度产生的影响,并对电路进行温度补偿,大大减小了温漂。整个电路采用0.35μm CMOS工艺实现,通过spectre仿真软件在室温27℃、工作电压为4 V的条件下进行仿真,带隙基准的输出电压为1.28 V,静态电流为2μA,在-20~80℃范围内其温度系数约为18.9×10-6/℃,交流PSRR约为-107 dB。  相似文献   

15.
吴蓉  张娅妮  荆丽 《半导体技术》2010,35(5):503-506
利用带隙电压基准的基本原理,结合自偏置共源共栅电流镜以及适当的启动电路,设计了一种新型基准电压源。获得了一个低温度系数、高电源抑制比的电压基准。通过对输出端添加运算放大器,把带隙基准电路产生的1.2 V电压提高到3.5 V,提高了芯片性能。用Cadence软件和CSMC的0.5μm CMOS工艺进行了仿真,结果表明,当温度在-20~+120℃,温度系数为9.3×10-6/℃,直流时的电源抑制比为-82 dB。该基准电压源能够满足开关电源管理芯片的使用要求,并取得了较好的效果。  相似文献   

16.
孙大开  李斌桥  徐江涛  李晓晨 《微电子学》2012,42(4):531-533,550
描述了一个具有高电源抑制比和低温度系数的带隙基准电压源电路。基于1阶零温度系数点可调节的结构,通过对不同零温度系数点带隙电压的转换实现低温度系数,并采用了电源波动抑制电路。采用SMIC 0.18μm CMOS工艺,经过Cadence Spectre仿真验证,在-20℃~100℃温度范围内,电压变化范围小于0.5mV,温度系数不超过7×10-6/℃。低频下的电源抑制比为-107dB,在10kHz下,电源抑制比可达到-90dB。整个电路在供电电压大于2.3V时可以实现正常启动,在3.3V电源供电下,电路的功耗约为1.05mW。  相似文献   

17.
在传统带隙基准电压源电路结构的基础上,通过在运放中引入增益提高级,实现了一种用于音频Σ-ΔA/D转换器的CMOS带隙电压基准源。在一阶温度补偿下实现了较高的电源抑制比(PSRR)和较低的温度系数。该电路采用SIMC 0.18-μm CMOS工艺实现。利用Cadence/Spectre仿真器进行仿真,结果表明,在1.8 V电源电压下,-40~125℃范围内,温度系数为9.699 ppm/℃;在27℃下,10 Hz时电源抑制比为90.2 dB,20 kHz时为74.97 dB。  相似文献   

18.
李帅人  周晓明  吴家国 《电子科技》2012,25(9):88-90,114
基于TSMC40nmCMOS工艺设计了一种高精度带隙基准电路。采用Spectre工具仿真,结果表明,带隙基准输出电压在温度为-40—125℃的范围内具有10×10^-6/℃的温度系数,在电源电压在1.5-5.5V变化时,基准输出电压随电源电压变化仅为0.42mV,变化率为0.23mv/V,采用共源共栅电流镜后,带隙基准在低频下的电源电压抑制比为-72dB。  相似文献   

19.
一种高精度低电源电压带隙基准源的设计   总被引:2,自引:1,他引:1  
设计了一种可在低电源电压下工作,具有较高电源电压抑制比、低温度系数和低功耗的带隙基准电压源。电路基于对具有正负温度系数的两路电流加权求和的原理,对传统电路做出了改进。采用UMC 0.25 μmCMOS工艺模型,使用Hspice进行模拟,设计的基准源输出电压为900 mV,电源电压可降低到1.1 V,温度系数为8.1×10-6/℃。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号