首页 | 官方网站   微博 | 高级检索  
     

基于精确时延模型考虑缓冲器插入的互连线优化算法
引用本文:张轶谦,洪先龙,蔡懿慈.基于精确时延模型考虑缓冲器插入的互连线优化算法[J].电子学报,2005,33(5):783-787.
作者姓名:张轶谦  洪先龙  蔡懿慈
作者单位:清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084
基金项目:国家自然科学基金,高等学校博士学科点专项科研项目
摘    要:随着VLSI电路集成度增大和特征尺寸的不断减小,连线的寄生效应不可忽略,互连线的时延在电路总时延中占了很大的比例,成为决定电路性能的主要因素.在互连时延的优化技术中,缓冲器插入是最有效的减小连线时延的方法.本文提出了一个在精确时延模型下,在布线区域内给定一些可行的缓冲器插入位置,对两端线网进行拓扑优化,并同时插入缓冲器以优化时延的多项式时间实现内的算法.我们的算法不但可以实现时延的最小化,也可以在满足时延约束的条件下,最小化缓冲器的插入数目,从而避免不必要的面积和功耗的浪费.

关 键 词:缓冲器插入  互连优化  布图  超大规模集成电路
文章编号:0372-2112(2005)05-0783-05
收稿时间:2004-04-26

Simultaneous Routing and Buffer Insertion Under Fixed Buffer Locations Based on Accurate Delay Models
ZHANG Yi-qian,HONG Xian-long,CAI Yi-ci.Simultaneous Routing and Buffer Insertion Under Fixed Buffer Locations Based on Accurate Delay Models[J].Acta Electronica Sinica,2005,33(5):783-787.
Authors:ZHANG Yi-qian  HONG Xian-long  CAI Yi-ci
Affiliation:Department of Computer Science and Technology,Tsinghua University,Beijing 100084,China
Abstract:For VLSI designs under deep submicron technology,it is well known that interconnect delay has become dominant factor in determining the overall circuit performance.Buffer insertion is an efficient technique for interconnect optimization.This paper presents an algorithm of routing and inserting buffers simultaneously to reduce wire delay for a two-pin net under fixed buffer locations based on accurate delay models.Given a two-terminal net,the algorithm can not only minimize the total delay time of the net,but also minimize the number of buffers inserted to meet a given delay constraint,thus avoid needless power and area cost.
Keywords:buffer insertion  interconnect optimization  layout  VLSI
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电子学报》浏览原始摘要信息
点击此处可从《电子学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号