首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   24篇
  免费   2篇
工业技术   26篇
  2022年   3篇
  2020年   1篇
  2017年   1篇
  2014年   2篇
  2012年   1篇
  2011年   1篇
  2009年   1篇
  2008年   2篇
  2007年   3篇
  2006年   1篇
  2005年   1篇
  2004年   1篇
  2003年   1篇
  2002年   2篇
  2000年   3篇
  1999年   1篇
  1995年   1篇
排序方式: 共有26条查询结果,搜索用时 30 毫秒
1.
张昱  叶益迭  潘春彪 《微电子学》2022,52(5):772-776
设计了一种适用于峰值电流模式Boost电路的自适应斜坡补偿电路。电路通过动态检测Boost电路的输入输出电压,产生随Boost电路开关控制信号占空比变化的斜坡电压,实现补偿斜坡斜率的最优化。由于本设计采用了高精度减法器,斜坡补偿精度得到提高,在消除次谐波振荡、提升Boost电路稳定性的同时,将补偿对Boost电路的负面影响最小化,保证了Boost电路的带载能力和动态响应速度。采用SMIC 0.18 μm CMOS工艺完成电路设计和版图绘制,并进行了后仿验证,结果显示,工作电压为3.3 V时,在不同工作条件下,随着开关占空比的变化,补偿斜率可以实现自适应调整,与理论最佳补偿斜率的误差范围仅为1.39%~2.33%。  相似文献   
2.
用VHDL实现的23位快速浮点数加减法器   总被引:2,自引:0,他引:2  
随着大规模集成电路的不断发展,FPGA/CPLD在数字信号处理、自动控制等方面得到了越来越多的应用.并且伴随着数字化处理技术的不断发展,为满足系统功能的要求,对浮点数运算的速度以及相应占用的资源也就提出了更高的要求.笔者即介绍了以VHDL语言为基础,采用并行算法且计算速度达到33M Hz的,对23住标准浮点数实现的高速浮点加减法运算器,并以Cyclone Ⅱ芯片EP2C20F484为硬件环境,最终进行时序模拟仿真,从而验证该浮点加减法器的正确性和快速特性.  相似文献   
3.
基于HHNEC 0.35 μm BCD工艺设计了一种应用于峰值电流模升压转换器的动态斜坡补偿电路.该电路能够跟随输入输出信号变化,相应给出适当的补偿量,从而避免了常规斜坡补偿所带来的系统带载能力低及瞬态响应慢等问题.经Cadence Spectre验证,该电路能够达到设计要求.  相似文献   
4.
ADXL105是ANALOG公司生产的加速度传感器芯片。该芯片除包含一个多晶硅表面微处理传感器外,还内置一个运算放大器,便于对测量信号进行处理,满量程是5g。详细介绍了ADXL105的工作原理、功能、特性,设计了测量探头、滤波电路、减法电路等具体实验电路并进行了相关实验研究,提出了注意事项,并对实验中出现的问题进行了讨论。实验结果表明,ADXL105能够很好地测量静态和动态加速度,响应速度快,性能稳定,适用于机械振动测量等场合。  相似文献   
5.
探讨了V/F变换器组成的A/D转换电路中,采用定时器对周期信号采样精度出现偏差的问题,提出一种改进的V/F变换器组成的A/D转换电路,该电路采用前置信号调理电路,使得输入量的信号变化趋势与V/F变换器输出信号周期的变化趋势一致.在经过光耦器件耦合后,利用C8051Fxxx单片机可编程计数器阵列PCA,实现了多路A/D转换.实验表明,该方式采集精度高,速度快.在要求现场隔离的工况情况下,该电路有很好的应用场合.  相似文献   
6.
詹绍成  温泉  雷斌 《电焊机》2002,32(5):21-23
通过对电流波形、程控流程、电路原理的阐述,介绍了一种脉冲氩弧焊机的控制方案。  相似文献   
7.
DNA分子逻辑电路的设计是DNA计算领域的重要研究方向。该文针对当前双轨分子逻辑电路复杂度高、响应时间慢的问题,提出一种基于域编码策略的DNA逻辑电路设计的新方法。该文设计了“多输入1输出”逻辑运算模块,构建了扇出门和放大器,并利用所构建的电路模块搭建了4位平方根分子逻辑电路,与经典的双轨策略下的4位平方根电路相比,反应物的数量由双轨的130种降低为61种,系统响应时间缩减为双轨的1/24,大大简化了电路的复杂度,提高了系统的响应速度,进一步验证了域编码策略在分子逻辑电路设计中的有效性。为了深度解析基于域编码策略的大规模复杂分子逻辑电路的设计思想,该文构造了“余三码四位减法器”,为设计大规模功能性DNA逻辑电路提供了更多的解决方案。  相似文献   
8.
9.
杨虹  黄亚男  李儒章  庞宇 《微电子学》2017,47(4):487-489, 494
以Toffoli 门族为基础,采用ESOP综合方法设计了一种4位可逆二进制加/减法器。引入了“共享控制位提取”的优化方法,并提出一种“传输线复用”的新思路,对可逆电路进行了优化。利用Quartus II软件进行了电路仿真,结果表明,该加/减法器的性能指标达到设计目标。该电路的量子代价、辅助输入、垃圾输出等性能指标均有较大程度的优化。  相似文献   
10.
十值T门是一种多功能通用逻辑部件 ,具有独立的功能完备性 ,它可以实现任何组合逻辑和时序逻辑 .使用十值T门设计出了十进制全加器 ,全减器及乘法器 ,并分别利用全加器与全减器构成了十进制加法器和减法器  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号