首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1篇
  免费   0篇
工业技术   1篇
  2006年   1篇
排序方式: 共有1条查询结果,搜索用时 0 毫秒
1
1.
介绍了用FPGA如何实现由E1生成H—MVIP(High Density Multi—Vendor Integration Protocol)总线数据的过程.整个设计包括2.048MHz同步时钟的提取、HDB3解码、前置缓存和总线生成几部分,设计中利用VHDL高级硬件描述语言编程.以专门的EDA软件为开发环境经过仿真、综合、布局布线几个过程的反复,最后用Xilinx公司FPGA实现硬件功能.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号