首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   36篇
  免费   0篇
  国内免费   2篇
工业技术   38篇
  2016年   1篇
  2015年   2篇
  2014年   2篇
  2013年   1篇
  2012年   3篇
  2011年   2篇
  2010年   1篇
  2009年   1篇
  2007年   2篇
  2006年   2篇
  2005年   3篇
  2004年   3篇
  2003年   3篇
  2002年   1篇
  2001年   7篇
  1985年   1篇
  1984年   2篇
  1983年   1篇
排序方式: 共有38条查询结果,搜索用时 15 毫秒
1.
设计并合成了一类新型的4′-(4″-n-烷氧基亚苯基乙炔基)4-n-乙氧基偶氮苯及其两个系列的氟代化合物,它们的相变行为通过差示扫描量热法和偏光显微镜进行了测试及观察,发现它们均是液晶化合物,都呈现向列相和近晶相,并且发现该类化合物的相变行为与氟原取代的数目与位置有着密切的关系。相比较不含氟的同类化合物,氟原子的引入降低了化合物的熔点和清亮点,如果两个氟原子对称分布在液晶分子长轴向的两侧有利于向列相的稳定性,相反分布于分子长轴一侧的两个氟原子有利于近晶相的稳定性/。  相似文献   
2.
设计并合成了一类新型的含1,3,2-二氧硼杂环的二苯乙炔类液晶,其相变行为通过DCS及偏光显微镜进行了观察和测试,整个系列化合物仅呈现一个向列相,在所合成的化合物中,随着碳链的增长,相奕温度变化不大。  相似文献   
3.
未端氰基取代含氟二苯乙炔类液晶的合成与相变研究   总被引:1,自引:1,他引:0  
设计并合成了一类新型末端氰基取代含氟二苯乙炔类液晶。通过偏光显微镜和DSC对其相仿进行了研究。此类化合物仅呈现一个向列相。讨论了积极效应和极性因素对液晶稳定性及相奕温度范围的影响。  相似文献   
4.
企业的根本任务是利用一切可能条件促进物质和能量的转化,以最少的代价增殖最多曲物质财富。归根结底,企业的终极目的是为了提高经济效益,促进社会发展。象鞍钢这样的老大企业,如何提高经济效益呢?除了大力提高职工队伍素质,改善经营管理水平和加强技术工作外,对  相似文献   
5.
钢材是社会发展、人民生活、工农业生产和国防建设的物质基础,是经济建设、现代技术发展的支柱。目前化学工业和其他工业的发展还不能取代钢材,它仍是人类一切生活中所不可缺少的物质条件。党中央和国务院对钢铁工业的发展历来是非常重视的,邓小平同志曾指出,钢要好钢,材要好材。赵紫阳同志也指出:  相似文献   
6.
赵明  吴泳澎  刘克刚 《电子技术》2007,34(11):19-21
基于Berlekamp-Massey(BM)改进后的并行无逆迭代算法(iBM),将传统解码算法中制约解码频率的关键方程模块(KES)模块改进,用ROM查表法代替原有的求逆器,简化了设计,减小了时钟周期;在不影响解码品质因素的前提下,将伴随式求解模块(SC)和计算错误位置、错误值模块(CSEE)复用,形成八路并行输入输出的流水线结构,从而提高将数据率提高到原数据率的八倍,达到207.84MByte/S.  相似文献   
7.
低频相位测量系统的研究与实现   总被引:1,自引:0,他引:1  
文章介绍了低频相位测量系统的设计与实现方法,提出了以单片机最小系统和复杂可编程逻辑芯片为核心的电路设计模型。系统由相位测量仪和数字式移相信号发生器组成:相位测量仪基于相关计数法测量原理,实现对双路同频信号的相位差、频率测量;数字式移相信号发生器基于DDS频率合成技术,产生相位差、频率可程控的双路同频信号。低频相位测量系统实现双路信号的产生和测量功能,并可实时显示测量值,整个系统达到很高的精度指标。  相似文献   
8.
相对于JPEG中二维离散余弦变换(DCT)来说,在JPEG2000标准中,二维离散小波变换(DWT)是图像处理的核心变换。然而在小波变换过程中,有一个不可避免的问题,就是小波系数的动态范围的确定,它直接决定计算精度以及存储空间的利用率。文章针对5/3提升小波算法的硬件架构,在理论分析中进行了三次小波系数动态范围的整定并给出详细的数学推导。最后得到的位宽数是对以往宽泛结论的较为精确地整定。可以在保证运算精度的前提下,避免增加无谓的硬件资源和存储器。最后使用Matlab对标准图像进行一到五级的小波分解,验证了该结论的有效性。  相似文献   
9.
离散小波变换需要较大的运算量和运算空间,为了提高JPEG2000图像压缩速度,提出一种基于提升算法的二维离散5/3小波变换的VLSI架构,这种结构同时进行行变换和列变换。文章对于VLSI架构的五大模块(行小波变换运算模块、两个列小波变换模块、FIFO寄存组和系统整体控制模块)的硬件实现给出了相应的方案。在Quartus II 7.2的平台下对于设计的该系统的时序仿真测试结果表明,综合分析后系统最小组合逻辑时延为7.142ns,可达到的最高频率为140.02MHz。时序仿真测试中当系统工作频率为100MHz,数据吞吐率达到773.944Mbit/s。  相似文献   
10.
文章介绍了基于FPGA的RS(204,188)译码器的实现,对于译码器的四大模块(伴随式求解模块、基于RiBM算法的关键方程求解模块、钱搜索错误位置和福尼算法求解错误值模块)的硬件实现给出了相应的方案。在Quartus II 9.1的平台下对于RS译码器系统的时序仿真测试结果表明,在系统时钟的频率为100MHz的情况下,RS(204,188)译码器的纠错能力能够达到8个的理论上限,数据吞吐率达到345Mb/s。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号