首页 | 官方网站   微博 | 高级检索  
     

低功耗并行的提升式5/3二维离散小波变换的VLSI架构
引用本文:毛曼卿,王春林,陈卓,刘克刚.低功耗并行的提升式5/3二维离散小波变换的VLSI架构[J].电子技术,2012,39(11):21-24.
作者姓名:毛曼卿  王春林  陈卓  刘克刚
作者单位:武汉大学电子信息学院
摘    要:离散小波变换需要较大的运算量和运算空间,为了提高JPEG2000图像压缩速度,提出一种基于提升算法的二维离散5/3小波变换的VLSI架构,这种结构同时进行行变换和列变换。文章对于VLSI架构的五大模块(行小波变换运算模块、两个列小波变换模块、FIFO寄存组和系统整体控制模块)的硬件实现给出了相应的方案。在Quartus II 7.2的平台下对于设计的该系统的时序仿真测试结果表明,综合分析后系统最小组合逻辑时延为7.142ns,可达到的最高频率为140.02MHz。时序仿真测试中当系统工作频率为100MHz,数据吞吐率达到773.944Mbit/s。

关 键 词:离散小波变换  提升式算法  低功耗  并行

Low Power Parallel VLSI Architecture for Lifting-based 5/3 2-D Discrete Wavelet Transform
Mao Manqing , Wang Chunling , Chen Zhu , Liu Kegang.Low Power Parallel VLSI Architecture for Lifting-based 5/3 2-D Discrete Wavelet Transform[J].Electronic Technology,2012,39(11):21-24.
Authors:Mao Manqing  Wang Chunling  Chen Zhu  Liu Kegang
Affiliation:Mao Manqing Wang Chunling Chen Zhu Liu Kegang(School of Electronic Information,Wuhan University)
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号