首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   10篇
  免费   0篇
工业技术   10篇
  2012年   2篇
  2011年   1篇
  2010年   2篇
  2009年   1篇
  2008年   2篇
  2007年   1篇
  2005年   1篇
排序方式: 共有10条查询结果,搜索用时 171 毫秒
1
1.
参考作物腾发量预报的傅立叶级数模型   总被引:10,自引:0,他引:10  
以傅立叶级数和表示多年日平均参考作物腾发量在年内的变化过程,结合天气类型修正系数,提出了一种新的参考作物腾发量预报模型,即傅立叶级数模型.将模型应用于陡山灌区的参考作物腾发量实时预报;结果表明,该模型的预测精度比原有的指数模型(亦称逐日均值修正模型)的预测精度高.这种模型简单,可方便地嵌入灌溉预报系统,适应性强.  相似文献   
2.
长藤结瓜灌溉系统回归水重复利用   总被引:3,自引:0,他引:3  
运用遥感手段来获取研究区域内水体以及土地利用信息,以当地中小型蓄水设施为节点,在数字高程模型(DEM)平台上构建回归水重复利用模型,提出以中小型蓄水设施集水区域为基本单元的回归水定量计算方法,并由各相连集水区域的连续水量平衡分析实现尺度的放大.将模型运用于漳河灌区,运用田间观测数据率定其参数.结果表明:合理开发利用中小型蓄水设施能够显著提高灌区水的重复利用率,其值随着尺度的放大而提高.该法适用于长藤结瓜灌溉系统不同尺度,其结果具有一致性.  相似文献   
3.
提出一种基于矩阵的DBSCAN算法中核心点分类的新方法,说明该方法相比较R*-树具有较好的数学表述形式,仿真实验证明该方法较原DBSCAN算法,当数据量不大时具有较好的时效性。  相似文献   
4.
蔡学良  董汉伟 《煤矿机械》2012,33(6):130-131
在焊接组对工装的设计过程中,除了要考虑工件的定位和夹紧问题,还要考虑焊接零件如何放入工装中、焊接过程中工件的变形以及焊接件组成一个整体后如何从焊接组对工装中取出的问题。为了解决和处理这些问题,深入讨论了焊接组对工装的设计过程,以提高工装的可靠性和产品质量。  相似文献   
5.
介绍了通用异步收发器(UART)的基本功能和数据帧格式,根据接收和发送两个主要部分设计了FPGA的UART功能模块,并采用状态机进行设计描述。仿真和试验结果表明该设计稳定可靠。  相似文献   
6.
蔡学良 《电子测试》2010,(10):26-31
为进一步提高地面声目标测向的精度,本文将波束形成技术引入到地面声目标的测向中去,在四元十字阵的基础上,重点分析讨论了基于声信号的地面目标测向的接收信号模型和经典的Capon和Music方法。在实际信号的基础上,分别采用了Capon和Music方法对两种地面目标信号进行了测向,实验结果表明了两种方法应用于声目标测向的有效性,且由于music方法突破了"瑞利限",其在多目标测向中精确性更好。  相似文献   
7.
基于HPI接口实现DSP和ARM间的通信   总被引:2,自引:0,他引:2  
实现ARM和DSP间的通信在ARM+DSP系统中至关重要.文中以PHILIPS公司的ARM LPC2294和TI公司的TMS320C6416为例,介绍了基于HPI接口实现ARM和DSP间的通信,并且给出了相关的软硬件设计.  相似文献   
8.
为解决基于PC104平台的超短波频谱监测接收机研制过程中的高速数据采集和采样信号实时高性能处理问题,介绍一种模块化设计的基于PC104PIus总线的双通道数字处理平台;主要阐述系统硬件结构、PCI9054本地端逻辑设计、WDM功能驱动程序设计、DSP数据调度以及性能测试等;实际测试证明,该数字处理平台能够满足超短波频谱监测设备对中频数字信号处理性能的要求,30~3000MHz全频段搜索速度快、频率分辨率高,在综合集成与应用方面具有创新性.  相似文献   
9.
刘辉  杨俊安  王一  蔡学良 《兵工学报》2012,33(10):1178-1184
经典等度规映射(ISOMAP)算法由于其固有的拓扑不稳定性,容易受噪声影响出现“短路边”,导致其在声目标特征提取的应用中性能不佳。提出了一种基于改进测地距离的ISOMAP算法,将近邻图的构造看作是建立一个电路模型,以电路中各节点电容从初始阶段到一定的状态所需要的时间为测地距离的量度,将保持局部结构的鲁棒性与保持全局几何结构的准确性结合在一起,克服了噪声短路点对算法的影响,提高了算法性能。在SensIT实验数据和外场实际采集数据上的实验结果表明,基于改进测地距离的ISOMAP算法的准确性和鲁棒性都有了较大提高。  相似文献   
10.
用Verilog HDL进行FPGA设计的原则与方法   总被引:1,自引:0,他引:1  
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用.本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA硬件开发的原则,然后在熟悉FPGA的硬件结构原理的基础上,遵循FPGA设计流程,以分频器和状态机为例,分别讨论了组合逻辑电路和时序逻辑电路各自的特点及其设计输入方法;最后结合FPGA的硬件特点,分析了将用Verilog HDL语言设计的电路的进行综合与设计优化并最终实现为硬件电路的方法.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号