首页 | 官方网站   微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   31篇
  免费   6篇
  国内免费   7篇
工业技术   44篇
  2020年   1篇
  2018年   1篇
  2017年   2篇
  2016年   2篇
  2015年   1篇
  2014年   8篇
  2013年   3篇
  2012年   6篇
  2011年   5篇
  2010年   2篇
  2009年   4篇
  2008年   4篇
  2006年   1篇
  2004年   2篇
  2003年   1篇
  1999年   1篇
排序方式: 共有44条查询结果,搜索用时 0 毫秒
41.
WDM光网络中引入了共享风险链路组(SRLG)的概念 ,要求工作通路与保护通路不能处于同一个 SRLG之中.提出了一种基于SRLG限制的动态共享通道保护算法 ,即满足K对业务的动态链路权重配置(K-Dynamic Link Weight Configuration , K-DLWC)算法 ,该算法的关键在于为链路定义了2个动态权重.在计算工作通路和保护通路时 ,它能综合解决SRLG限制、局部最优等关键问题.  相似文献   
42.
EDA技术有很强的综合性和实践性,有其特殊性和要求。本文分析了目前EDA技术教学的现状和存在的问题,指出了硬件语言教学学时过多的弊端,以学生真正系统地掌握该技术入手,从组建兴趣小组、不同梯队配备实验平台、Verilog语言与VHDL语言并重讲授、SOPC的重要性等方面讨论了EDA技术教学的改革思路。  相似文献   
43.
通过对传统LDO频率补偿电路的极点、零点进行分析,提出一种新型动态补偿技术,显著改善了电路的性能指标。采用0.6 μm BiCMOS工艺模型进行仿真,结果表明,当负载电流由1 mA变化至300 mA时,非主极点能跟随负载电流的增加向高频移动,系统环路单位增益带宽在195~555 kHz之间,相位裕度保持在50°以上,保证了LDO在全负载范围内均能稳定工作。  相似文献   
44.
基于65 nm CMOS工艺,设计了一种10位80 Ms/s的逐次逼近A/D转换器。该A/D转换器采用1.2 V电源供电以及差分输入、拆分单调的DAC网络结构。采用拆分单调的电容阵列DAC,可以有效降低A/D转换所消耗的能量,缩短DAC的建立时间,降低控制逻辑的复杂度,提高转换速度;避免了由于比较器共模电平下降过多引起的比较器失调,从而降低了比较器的设计难度,改善了ADC的线性度。动态比较器降低了A/D转换的功耗。使用Spectre进行仿真验证,结果表明,当采样频率为80 MHz,输入信号频率为40 MHz时,该A/D转换器的SFDR为72 dBc。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号