首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 93 毫秒
1.
在医用超声多普勒信号接收机中,CIC滤波器(积分梳状滤波器)起到了高效滤波,同时降低采样速率的作用,是后续信号处理的先决条件.首先详细分析了CIC滤波器的原理以及构成.结合超声多普勒接收机中的实际设计要求,应用MATLAB对滤波器参数进行了设计与仿真.最后应用Verilog语言在FPGA上完成了滤波器以及片上验证系统的...  相似文献   

2.
介绍了一种电力线载波线路调制的现场可编程门阵列(FPGA)实现方案,并着重介绍了实现该方案的关键技术——积分梳状(CIC)滤波器、有限冲击响应(FIR)滤波器和自动增益控制(AGC)的FPGA实现。实践表明,该方案切实可行,具有较强的实用性。  相似文献   

3.
介绍了一种电力线载波线路调制的现场可编程门阵列(FPGA)实现方案,并着重介绍了实现该方案的关键技术--积分梳状(CIC)滤波器、有限冲击响应(FIR)滤波器和自动增益控制(AGC)的FPGA实现。实践表明,该方案切实可行,具有较强的实用性。  相似文献   

4.
基于FPGA实现高插入CIC滤波器   总被引:1,自引:0,他引:1  
为了产生调制信号的码元速率能在大范围内实时可变,采用插值滤波技术——多级积分梳状滤波器。在分析多级CIC滤波器的结构和特性的基础上,阐述了一种利用Hogenauer"剪除"理论实现多级CIC滤波器的高效FPGA实现方法,并通过XILINX的时序仿真分析验证了该方法的正确性和可行性,实际中可以推广应用。  相似文献   

5.
《电力系统自动化》2017,41(20):97-104
将梳状滤波器应用于并网锁相环技术中。针对梳状滤波器锁相环(CF-PLL)动态响应慢的缺点,引入校正环节,得到改进型梳状滤波器锁相环(ICF-PLL)。基于ICF-PLL的s域模型,提出了ICF-PLL调节器参数的整定方法。为提高ICF-PLL对电网频率变化的抗扰动能力,提出一种基于频率自适应改进型梳状滤波器的锁相环(FAICF-PLL)和其数字实现方案。仿真和实验结果表明,FAICF-PLL在电网电压发生频率脉动、相角变化、畸变谐波和不平衡跌落时均能准确地跟踪电网电压相位,具有良好的稳态和动态性能。  相似文献   

6.
设计了一种应用于交流电机控制系统的Σ-ΔA/D方案。使用仿真模型研究级联积分梳状(CIC)滤波器对比传统平均值滤波器的优势,对比CIC滤波器不同阶数和抽样率对信噪比及信号延时的影响。硬件采用ADS1204实现二阶Σ-Δ调制,FPGA实现3阶CIC滤波,采集精度和响应速度完全能够满足交流电机控制系统精度及实时性要求。  相似文献   

7.
介绍了一种宽带梳状线电调滤波器的设计方法。推导出微带线自电容和互电容与耦合系数的表达式,通过研究耦合系数对调谐带宽的影响,提出了实现宽带调谐的优化方法,给出滤波器的微带线尺寸设计公式。设计了调谐范围为1~1.5GHz、插入损耗小于7.5dB、1dB相对带宽为4%±1%的连续电调梳状线滤波器。  相似文献   

8.
输入复合全电视信号由A/D变换器变换成8 bit数字复合全电视信号,取样频率PAL制为17.7 MHz,NTSC制为14.32 MHz,数字化后的视频信号送入动态梳状滤波器,在动态梳状滤波器中进行数字式动态梳状滤波Y/C分离后,8 bit的数字亮度信号Y和8 bit的数字色度信号C分别送入D/A变换器,经D/A变换器进行数字模拟变换后,分别输出所需的模拟Y信号和C信号,完成Y/C分离,整个过程除调整正确的取样频率外,不需作任何调整。 SBX1765—01梳状滤波器为(30)脚直插厚膜块,其  相似文献   

9.
1.NTSC梳状滤波器时钟调整按图4将电源、彩条信号发生器和数字频率计接入调整板,并使数字梳状滤波器工作在NTSC制状态,调微调电容器CZ50,当频率计接DQZ34(24)脚时,读数为3.579545 MHz;当频率计接DQZ34(17)脚时,读数为14.31818 MHz即可。  相似文献   

10.
故障现象6:伴音正常,图像时有时无。 一般原因为:梳状滤波器损坏。更换滤波器。 故障现象7:光栅水平枕形失真。  相似文献   

11.
数字接收机中CIC滤波器的设计   总被引:3,自引:0,他引:3  
CIC(cascaded integrator comb)滤波器的结构简单,需要的存储量小,是被证明在高速抽取和插值系统中非常有效的单元。它主要用于采样速率的抽取,同时具有低通滤波的作用。CIC滤波器的主要特点是,仅仅利用加法器、减法器和寄存器,因此占用资源少、实现简单且速度高。介绍了CIC滤波器的基本组成原理,并在此基础上,提出了滤波器的各项参数的选择和设计CIC滤波器的基本方法,用Verilog HDL语言在FPGA和MATLAB上分别进行了仿真,并且验证了设计的可靠性和可行性。  相似文献   

12.
一种锐化的高速CIC抽取滤波器   总被引:1,自引:0,他引:1  
将余弦滤波器和锐化技术应用到CIC抽取滤波器中,提出一种高速高效的CIC滤波器设计方法。首先,将抽取滤波器分解为两部分,工作在高速端的部分作解递归处理,另一部分作部分锐化处理。然后,对非递归部分用余弦滤波器预滤波,并按照抽取等效变换规则,实行分解置换,使各单元的工作速度逐级降低。最后,把多相滤波技术应用到非递归部分的各单元,进一步降低其工作速度。仿真结果证明,改进的CIC抽取滤波器频率响应特性得到显著改善,滤波器工作速度大大降低。  相似文献   

13.
CIC滤波器的优化设计及FPGA实现   总被引:2,自引:1,他引:2  
CIC滤波器是一种结构简单、规整,占用存储量小的滤波器,不需要乘法器,非常适用于高速采样和插值比很大的场合.本文介绍了一般CIC滤波器的结构,展示了组成CIC滤波器的2个基本单元,以及它们各自的数学本质与Z变换下的意义.介绍了内插器和抽取器这2种CIC滤波器各自的结构与性能,从数学上分析了其性能及其与FIR滤波器的关系,从频域上展示了其本质.并讨论其内部寄存器的最小位宽与溢出保护,最后介绍了抽取器与内插器分别在FPGA上的一般实现方法,并指出了一些提高实现性能的措施与建议.  相似文献   

14.
本文主要介绍了CIC(cascad intergrator comb)抽取滤波器的两种补偿方法:升幅FIR滤波器补偿法;ISOP(Interpolated Second Order Polynomials)补偿法。本文以抽取因子为256的四级级联CIC抽取滤波器为例,详细介绍了两种补偿方法的原理和相应的模型参数求解方法,并对比了它们的补偿效果和硬件实现结构。实验表明ISOP的通带补偿效果比升幅FIR补偿更好,但是FIR补偿的阻带衰减特性更好些。  相似文献   

15.
频谱分析仪全数字中频设计研究与实现   总被引:4,自引:0,他引:4  
介绍了频谱分析仪的全数字中频的设计方案和工作原理,重点讨论了数据抽取造成的频谱扩散在设计中的考虑、CIC滤波器的截短误差与传递、数字滤波器的响应时延与扫描Bucket的修正等设计技术,这对实现接收机全数字中频设计具有重要意义。给出了数字中频设计的细节和实现方法,采用所述技术方案和设计方法,实现了1Hz~3MHz分辨率带宽(RBW);带宽准确度±2%;RBW转换误差0.05dB;矩形系数优于1/4;全跨度扫频时间为50ms等性能指标。并且,还节省了FPGA资源、提高了扫频精度,设计结果满足高性能频谱分析仪的设计需求。  相似文献   

16.
针对不同带宽基带信号回放到目标中频的需求,设计了一种可变带宽基带信号回放系统。该系统以FPGA为核心数据处理单元,通过配置高速数模转换芯片AD9122和时钟芯片AD9516完成基带信号的回放功能。为解决不同带宽基带信号采样率与DAC发射速率不匹配的问题,设计了一种多速率处理算法,采用多级HB滤波器、CIC滤波器和Farrow滤波器级联的结构实现了任意倍的采样率转换功能。算法仿真和实际测试结果表明该系统能够以较少的资源消耗将1 kHz~20 MHz的可变带宽基带信号回放到目标中频上,回放信号无杂散动态范围不低于60 dBc,满足实际通信系统需求。  相似文献   

17.
A large superconducting coil wound with a Cable‐in‐Conduit (CIC) conductor caused an additional AC loss, which cannot be estimated from the short conductor sample test results. It was confirmed that the additional AC loss was generated by long current loops in the CIC conductor. Magnetic field decays of the loops with various long‐time constants were observed through Hall probes. We propose a mechanism for the formation of the long loops. The CIC conductor is composed of several staged subcables. If one strand on the surface of a subcable contacts the other strand on the surface of the adjacent subcable, the two strands must encounter each other again at the LCM (Least Common Multiplier) distance of all staged cable pitches and thereby form a pair of long loops. We numerically traced each strand in the CIC according to a method in which the subcables at all substages rotate around the center of inertia. The calculated long‐time constants of the long loops were slightly shorter than the observed ones. We labeled all strands by order in a real CIC conductor, disassembling the cable carefully after peeling the conduit. It was found that the strands in a triplex were widely displaced from their original positions, so that their contacting lengths became longer than the calculated ones. This fact makes the time constant of the loop longer and hence can explain the observed long‐time constants. The proposed mechanism is effective for estimating the long loops causing additional AC losses in the coil. © 2003 Wiley Periodicals, Inc. Electr Eng Jpn, 143(1): 50–57, 2003; Published online in Wiley InterScience ( www.interscience.wiley.com ). DOI 10.1002/eej.10064  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号