共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
遥感图像PCA融合的并行算法研究与实现 总被引:2,自引:0,他引:2
文章针对已有的遥感图像PCA融合串行算法,提出了一种基于数据并行的新的PCA融合并行算法PPCA.并对该并行算法进行了通信优化,在机群系统上进行了实现。针对IKONOS图像进行实验的结果表明该算法可获得良好的并行加速比.并行效率较高,为遥感图像的实际应用提供了有益的指导和借鉴。 相似文献
3.
编码器MC145026及解码器MC145027/MC145028张兴明许多电子系统中需要远程多路或多点的数据通信和控制操作,采用并行方式,有接线多的缺点;采用多机串行方式,从机串行信号接收电路稍嫌复杂。编码器MC145026和解码器MC145027、... 相似文献
4.
高速图像串行总线传输 总被引:4,自引:0,他引:4
针对图像测量中高速图像数据传输问题,提出采用串行数据传输方式代替并行数据传输方式,并介绍2种可用于图像传输的高速串行总线传输方式,分析他们各自的特点和工程应用中所需注意的问题。通过实验表明,这2种串行总线传输方式都可以很好地满足图像数据高速、可靠、长距离传输的要求。 相似文献
5.
位相关器是通信领域中的重要器件。文章对位相关器三种不同工作方式(串行方式、并串行方式和并行方式)的电路结构及其原理进行了讨论,并对其信号的时序关系作了具体的分析。介绍了位相关器结合FIFO(先进先出)在流量控制机中的应用,并通过VHDL语言对该电路进行描述,最后再进行仿真验证。 相似文献
6.
基于FPGA的UART模块的设计 总被引:6,自引:2,他引:4
为了实现计算机与基于FPGA图像处理系统的数据通信,这里用FPGA设计了一款简易通用异步收发器(UART)模块.UART的主要功能是实现数据处理模块与RS 232串行数据接口之间的数据转换,即将送过来的并行数据转换为输出的串行数据流,由数据处理模块传送给计算机,还可以将串行数据转换为并行数据,供数据处理模块使用.为了简化电路设计,减少电路面积,这里省略了UART系统中的奇偶检验模块. 相似文献
7.
8.
针对多载波共频谱传输应急卫星通信系统,各干扰载波互不相关,且干扰载波的功率远大于扩频信号的功率,干扰载波对扩频信号存在严重的干扰,因此对于扩频信号的恢复,载波重构与干扰消除处理是必须的。对于多载波干扰消除其实现方式可分为串行干扰消除和并行干扰消除2种,为此分析和比较了2种典型实现方式,提出了基于数字重采样的改进方案。分析结果表明,基于数字重采样的串行干扰方式更适合多载波共频谱传输应急系统卫星通信系统的应用。 相似文献
9.
10.
一种基于Sobel分解算子的图像边缘检测并行算法 总被引:4,自引:6,他引:4
付光远 《微电子学与计算机》2006,23(9):132-134
串行Sobel梯度算子边缘检测算法需要将两个掩模S1和S2分别在图像的每个像素上移动.并在每个像素上进行11次加法运算,即需要11xN^2次加法,时间复杂度为O(N^2);文章提出了一种Sobel算子分解模型。并设计了一种在SIMD—MPP模型上基于Sobel分解算子的并行图像边缘检测算法.该并行算法总共只需要8次平移操作和9次加法运算即可完成,其时间复杂度为O(1),加速比达到N^2,大大地提高了基于Sobel算子的图像边缘特征提取的效率。 相似文献
11.
介绍了以FPGA为核心基于LVDS接口的高速通信系统。系统通过FPGA将并行输入的信号组成特定的串行帧格式,并用LVDS接口发送。电缆驱动器及接收均衡器芯片用于加强系统远距离数据传送的能力,以保证200m同轴电缆的数据传输。系统使用串行同步方式传输,接收端首先通过时钟恢复芯片从串行数据帧中提取同步时钟,然后接收串行数据帧并恢复原信号。系统灵活性强、稳定性高,单路传输逮度高达120Mb/s。 相似文献
12.
13.
14.
15.
16.
Turbo码并行译码算法的研究 总被引:3,自引:0,他引:3
Turbo码的译码算法大致可分为串行译码算法和并行译码算法两大类。串行译码算法如MAP、LOG-MAP等的研究已比较深入。但并行译码算法,尚有许多问题有待探讨。研究了Turbo码的并行译码算法,将Turbo码译码和图论结合起来,利用Bayesian网络图模型描述了Turbo码的译码过程,基于模型使用Pearl的信息传播算法,建立了Turbo码的并行译码算法。并对所讨论的并行译码算法进行了模拟,模拟结果表明:该并行译码在译码性能等方面比串行译码优越。 相似文献
17.
首先证明了DTMB系统中采用的BCH码是纠错能力为1的循环汉明码,并基于此提出了适用于该BCH码的译码算法,及其串行和并行两种FPGA实现电路.考虑到该BCH缩短码的特性,通过修改差错检测电路,使其译码时延缩短34%.实验结果表明,译码器译码正确无误,FPGA资源占用极少.串行译码器总时延为762个时钟周期,最大工作时钟频率可达357 MHz.并行译码器总时延仅为77个时钟周期,最大工作时钟频率可达276 MHz. 相似文献
18.
在网络功能虚拟化场景下,每个网络功能都以软件的形式来实现。但传统的串行网络功能组链方式将带来极大的性能损耗。而如今针对网络功能进行加速的工作,主要集中在优化该串行链的每个组成成分上。提出了一个高性能的系统框架,通过让网络功能并行地对数据分组进行处理,提高网络功能虚拟化场景下服务链的整体性能。该系统由 3 个部分组成。首先,该系统为管理员提供了一个策略描述语言来直观地描述串行或并行的组链意图。然后,该系统的编排器智能地鉴别网络功能之间的依赖性,并基于所提供的策略,生成高性能的“服务图”。最后,该系统的底层实现通过执行轻量级的数据分组复制、分布式的并行分组转发和负载均衡后的数据分组合并来支持网络功能的并行处理。基于DPDK技术,在Linux容器中实现了该系统的原型机。通过实验验证可知,该系统能极大地减少真实世界中服务链的处理时延。 相似文献
19.
20.
图形液晶显示器和单片机接口应用技术 总被引:1,自引:0,他引:1
本文介绍常用的两种液晶显示器(不带汉字库及自带汉字库)的显示基本原理和使用方法,对比了并行方式和串行方式的优缺点,给出了接口电路图、串行时序图和相应的源程序。 相似文献