共查询到10条相似文献,搜索用时 19 毫秒
1.
王晓光 《固体电子学研究与进展》2019,39(3):174-178
实现了一种双通道4阵元接收前端,包含一种低插损无源三端口分路器。在公共端口复用有源低噪声放大器,替代了常规的分路有源放大及功率分配电路,通过电路复用减小了通道功耗,将常规的双频段功率分配插损从3 dB分配插损及约1 dB器件损耗减小至0.5 dB。该多端口无源电路实现了30 dB以上的隔离度,还减少了一级预选滤波器。给出了高线性度通道的设计方法,提高通道输入线性度(IIP3)的同时降低了功耗,优化了通道噪声系数,实现了一种4阵元低功耗BDII/GPS双模抗干扰有源天线。测试结果表明,该接收机同时实现了4通道3.63 W总功耗,输出线性度(OIP3)超过29 dBm,噪声系数小于1.5 dB,抗单音干扰优于90 dB。 相似文献
2.
一种带有改进的25%占空比本振产生电路的WCDMA/GSM高线性度接收机射频前端分析与设计 总被引:1,自引:1,他引:0
本文提出了一种满足WCDMA/GSM系统要求的全集成接收机射频前端。WCDMA模式下无需声表面波滤波器。为了提高包括IP3和IP2指标在内的线性度性能,射频前端包括电容减敏的多栅低噪声放大器、带有本文提出的IP2校准电路的电流模式无源混频器以及似Tow-Thomas结构的双二阶可重构跨阻放大器。本文提出了一种新的低功耗、低相噪、可产生四相25%占空比本振信号的多模分频器。同时,本文通过采用带有片上电阻的恒定gm偏置电路,减小工艺和温度对转换增益的影响。本文中的射频前端电路集成在一个0.13um CMOS工艺下实现的带有片上频率综合器的接收机中。测试结果显示,在这个高线性度射频前端的帮助下,对于所有的模式和频带,接收机可以获得-6dBm的IIP3和至少 60dBm的IIP2。 相似文献
3.
采用当前主流的0.18μm RFCMOS工艺,设计实现了一款低功耗五阶OTA-C复数滤波器电路,该电路应用于低中频结构的GPS射频前端芯片中。滤波器的频率修正电路没有采用基于锁相环的常规结构,而是设计了一种带有频率修正功能的自偏置电流基准,来补偿工艺、温度变化的影响。滤波器的带宽为3MHz,中心频率为4.092MHz,镜像抑制大于30dB,10MHz频率处的阻带抑制大于40dB。滤波器的通带增益为10dB,消耗的总电流为0.8mA,工作电压为1.8V。理论仿真结果和测试结果能够很好地符合。 相似文献
4.
本文给出了一种72mW的集成ΣΔ 小数频率合成器的高集成度双通道多模全球导航卫星系统接收机的设计,接收机覆盖GPS L1和北斗B1、B2、B3频段。接收机采用TSMC 0.18μm工艺,封装类型为3毫米?3毫米48脚封装。在没有片外低噪声放大器的情况下,噪声系数小于5.3dB,北斗B2、B3频段通道增益为105dB,GPS L1和北斗B1频段通道增益为110dB.镜像抑制dB.两个通道在的锁相环在偏离载波1MHz的频率处相位噪声为-115.9dBc和-108.9dBc。尽管两个不同的导航信号可以同时接收,在低功耗模式下,芯片实现了全球导航卫星系统多个频段的兼容,方便了用户的使用。 相似文献
5.
6.
本文设计了S波段上下变频器的设计,基于ADF4113芯片研制了频率合成器锁相源,中频AGC增益放大器,设计了S波段同轴腔滤波器。并对接收机双通道的幅频特性和相频特性以及通道平衡度进行了测试。给出测试结果,杂散抑制-70dBc(500MHz带内),相位噪声-80dBc/Hz@1kHz,50dB的AGC放大器动态范围,验证了该方案的可行性。 相似文献
7.
8.
AD公司推出的3V低功耗接收机中频子系统芯片,它内含混频器,并带有限幅器和接收信号强度指示(RSSI)功能,具有动态范围大、精度高的技术特点.在此介绍了AD608芯片的功能原理,并详细阐述基于AD608的中频接收机的对数放大电路和中频滤波电路的设计与实现.最后通过实验表明中频接收机的动态范围达到了70 dB,检波输出信号的一致性在±1dB内. 相似文献
9.
设计了一款应用在433MHz ASK接收机中的射频前端电路。在考虑了封装以及ESD保护电路的寄生效应的同时,从噪声、匹配、增益和线性度等方面详细讨论了低噪声放大器和下混频器的电路设计。采用0.18μm CMOS工艺,在1.8V的电源电压下射频前端电路消耗电流10.09 mA。主要的测试结果如下:低噪声放大器的噪声系数、增益、输入P1dB压缩点分别为1.35 dB、17.43 dB、-8.90dBm;下混频器的噪声系数、电压增益、输入P1dB压缩点分别为7.57dB、10.35dB、-4.83dBm。 相似文献
10.
分析了GPS接收机镜像信号抑制的要求,设计应用于低中频GPS接收机的镜像抑制复数滤波器.滤波器基于OTA-C双二次结构,通过线性变换实现频率搬移.采用了带源极负反馈的全差分跨导器以扩大输入线性范围.设计了基于环形振荡器的数字调谐锁相环以减小滤波器频率偏差.电路采用0.18μm CMOS工艺实现.测试结果表明,滤波器带宽为3.1MHz,偏移5MHz抑制为50dB,频率修调误差小于±1.5%.镜像抑制大于35dB.1.8V电源电压下滤波器和修正电路电流分别为0.82mA和0.23mA. 相似文献