共查询到20条相似文献,搜索用时 203 毫秒
1.
2.
3.
4.
5.
6.
随着FPGA的广泛应用,其实现的功能也越来越多,FPGA的动态重构设计就显得愈发重要。在分析Xilinx VertexⅡPro系列FPGA配置流程、时序要求的基础上,设计了基于CPLD的FPGA快速动态重构方案,实现了同一硬件平台下多个FPGA设计版本的在线动态配置和功能重构,该技术已在工程中成功应用。 相似文献
7.
8.
本文介绍可重构电子系统相关技术的发展现状,在分析了JPEG2000标准编解码芯片ADV212内部结构和工作原理的基础上,提出了一种可重构的数据压缩信息处理系统设计方案,它结合了FPGA器件的灵活性和专用图像数据编解码芯片的高效性,系统架构上主要运用FPGA资源实现系统重构,即运用可编程逻辑对图像数据压缩芯片ADV212进行寄存器配置、数据码流调度控制以及系统时序逻辑适配。经过图像数据的压缩解压对比测试,该数据压缩信息处理系统具有较高的峰值信噪比(PSNR),在实现了系统可重构同时,能够满足某型高速光通信系统对图像数据压缩实时性和数据完整性的要求。 相似文献
9.
为了提高现场可编程门阵列(FPGA)的资源利用率,在介绍FPGA重构技术的原理和分类的基础上,讨论了Virtex-4系列FPGA的配置原理和动态重构的方法,并设计出数字信号处理器(DSP)配置FPGA的硬件方案来实现可重构系统。FPGA采用SelectMAP配置方式,实现配置逻辑的快速重构和局部动态重构,最后根据Virtex-4的配置流程和时序关系,给出了可重构系统配置的软件流程。经实验测试,该系统稳定可靠,可在1 s内完成5 Mbyte配置程序的动态重构。 相似文献
10.
文章介绍了FPGA动态部分重构的实现原理及实现方法,以FPGA内嵌PowerPC处理器内核为基础,通过ICAP内部配置访问通道,控制可重构模块进行在线局部重构,完成了系统动态重构的流程,充分利用了系统的硬件资源,实现了部分动态重构技术在SOPC中的应用。 相似文献
11.
可变模计数器是数字系统中广泛应用的一种电路模块,本文讨论了一种基于VHDL语言实现的可变模计数器的EDA设计方案,采用FPGA芯片作为设计载体,FPGA具有在线可重构的优点,如需对计数器的技术指标进行修改,只需修改源程序中的相应参数,重新进行编译、仿真、配置即可,使得设计本身灵活性好,便于升级和维护. 相似文献
12.
针对电子设备中现场可编程门阵列(FPGA)大量使用所带来的FPGA配置数据更新的需求,提出了一种基于嵌入式的多片FPGA配置数据更新技术.通过在FPGA内嵌入NIOS Ⅱ软核处理器来识别外部发送的配置数据,读写本地EPCS存储器,实现配置数据的更新.详细论述了使用Quartus Ⅱ SOPC Builder与Nios Ⅱ 9.0 IDE进行软硬件设计的过程,并与传统的FPGA配置方法进行了对比测试.测试结果表明这种技术应用更加灵活,效率高,易于在工程实际中实现. 相似文献
13.
针对FPGA器件的下载配置问题,介绍了一种基于MCU的FPGA在线配置的方法,并以ALTERA公司的CycloneII系列下的EP2C35为例, 结合FPGA的一般配置方法, 从基本原理、硬件设计、软件操作等几个方面较详细地提出一种如何利用单片机配合串行的Flash存储器实现对大容量FPGA芯片的被动串行(PS)方式的在线配置.并提出一种利用ARM7通过TCP/IP协议实现远程更新的方式.对于EP2C35的1.16MB大配置文件,采用这种方法只需1分30秒即可成功配置. 相似文献
14.
本文介绍了一种用 FPGA 实现神经网络的方法。它利用 FPGA 器件的可重构计算特性,把BP 算法分成三个执行阶段并顺序配置到 FPGA 中执行。这种方法有效地提高了 FPGA 硬件资源的利用率 相似文献
15.
本文介绍了一种高速数字信号处理平台的实现方案,主要是基于FPGA DSP的结构来实现高速数字信号处理.该方案采用先进的FPGA和DSP芯片,借鉴了软件无线电的思想,通过DSP芯片对FPGA芯片的动态配置来实现具有通用性、可扩充性的硬件平台,并对其硬件结构和软件工作流程进行了阐述. 相似文献
16.
在软件无线电领域中,系统必须具有较强的动态重构能力。这里讨论PCI协议特点和FPGA配置过程.给出一种通过PCI总线配置卡上FPGA的设计方法。硬件部分采用CPLD实现读写配置空间、PCI总线时序和FPGA配置时序,软件部分采用WinIO作为驱动程序。设计上简洁、灵活,不依赖专用PCI接口芯片,也不需要下载电缆。实践证明,这种方法便捷可靠。对PCI卡的设计具有很好的参考价值。 相似文献
17.
18.
一种基于FPGA的神经网络的实现 总被引:1,自引:0,他引:1
本文介绍了一种用FPGA实现神经网络的方法。它利用FPGA器件的可重构计算特性,把BP算法分成三个执行阶段并顺序配置到FPGA中执行。这种方法有效地提高了FPGA硬件资源的利用率 相似文献
19.
20.
基于FPGA的动态可重构系统设计与实现 总被引:2,自引:0,他引:2
近年来,随着计算机技术的发展,尤其是现场可编程门阵列FPGA的出现,使实时电路重构成为研究热点.基于FPGA的重构系统具有自适应、自主修复特性,在空间应用中具有非常重要的作用.介绍FPGA可重构技术的分类以及动态可重构技术的原理,并在此基础之上选取Virtex-4系列FPGA给出一种动态重构的应用以及具体实现,即通过微处理器(ARM)结合多个FPGA,并采用一种新的边界扫描链方法对多个FPGA进行配置,从而实现局部动态可重构.这种实现方法具有较强通用性和适于模块化设计等优点. 相似文献