首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 31 毫秒
1.
采用可编程器件设计电路,利用MAX+plusⅡ设计软件中LPM元件库所提供的lpm_counter元件.实现任意进制计数器的设计。该计数器电路与结构无关,可编程器件的芯片利用率及效率达到最优,加快复杂计数器设计进程.减少调试时间,优化系统设计。  相似文献   

2.
基于可编程逻辑器件的数字电路设计   总被引:1,自引:1,他引:0  
刘彩虹  陈秀萍 《现代电子技术》2009,32(19):189-190,194
可编程逻辑器件的出现,使得传统的数字系统设计方法发生了根本的改变,所以有必要介绍一下基于可编程逻辑器件的数字电路设计方法.以计数器的实现方法作为实例,介绍了采用原理图和硬件描述语言两种方法作为输入,实现计数器的方法,并描述了编译仿真的方法,给出了对应的仿真结果.采用熟悉的器件为例,使基于可编程逻辑器件的数字电路设计方法更容易理解掌握.  相似文献   

3.
本文介绍基于FPGA的点阵显示电子计时器的设计,该设计较多地综合数字逻辑电路知识,将门电路、变量译码器、数据选择器、计数器和只读存储器应用于工程,变量译码器作为数据分配器使用。把它作为可编程器件开发的教学实验课题具有实用性和趣味性,可进一步提高数字逻辑电路和可编程器件应用的实验教学水平。  相似文献   

4.
应用VHDL语言在PLD器件上设计实现可编程计数器   总被引:1,自引:1,他引:0  
研究用VHDL语言采用TOP TO DOWN设计方法实现了一种可以完成二进制、十进制、可逆计数功能的可编程计数器;采用MAX+PLUSII集成开发环境编辑、综合、仿真,并下载到PLD器件中,经仿真和实际电路测试,该计数器性能可靠。  相似文献   

5.
介绍了一种利用EDA技术设计的数字频率计。目前流行的EDA软件平台是美国Altera公司的Max+P1usⅡ可编程逻辑器件开发系统。本文采用自顶向下的设计方法,对数字频率计的核心——十进制计数器和测频控制信号发生器进行设计,其特点是将数字频率计的电路集成在一块大规模可编程逻辑器件(FPGA)芯片上。该方法改变了以往数字电路小规模多器件组合的设计,而且设计周期短,内部电路模块具有可移植等特点。与用其他方法做成的频率计相比,其体积更小、性能更可靠。  相似文献   

6.
设计了一种应用于Bluetooth整数频率合成器的可编程分频器.电路设计采用SMIC 0.18 μm CMOS工艺和Cadence Spectre仿真器.整个分频电路由基于SCL(Source-Coupled Logic)结构实现的16/17双模预分频电路和基于标准数字逻辑单元实现的可编程计数器组成.频率合成器的信道间隔设为1 MHz.通过对可编程计数器进行预置数,分频器覆盖整个ISM信号频段(2400~2478 MHz).  相似文献   

7.
ATV750是ATMEL公司生产的一种可擦除可编程逻辑器件EPLD(Erasable Programmable Logic Device)。用ATV750设计的可编程计数器,具有模值范围大的特点,文中给出了用ATV750设计的可编程计数器的设计原理和方法,同时给出详细的源程序。  相似文献   

8.
本文介绍了可编程定时器/计数器8253的基本功能,以及一种用VHDL语言设计可编程定时器/计数器8253的方法,详述了其原理和设计思想,并利用Altera公司的FPGA器件ACEX 1K予以实现。  相似文献   

9.
该文在简介ISP(在系统可编程逻辑器件)技术的基础上,通过以ZDT(无死区)计数器的具体电路作为例子,介绍如何用ISP技术来实现其电路功能,做成专用的集成块。  相似文献   

10.
在数字逻辑电路设计中,分频器是一种基本电路。通常用来对某个给定频率进行分频,以得到所需的频率。整数分频器的实现非常简单,可采用标准的计数器,也可以采用可编程逻辑器件设计实现。文中的设计利用VHDL硬件描述语言的编程方式,通过MAX+PLIS(Ⅱ)开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了各种类型分频比电路的设计。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号