共查询到10条相似文献,搜索用时 15 毫秒
1.
2.
用ARM926EJ-S处理器实现JPEG图像软件解码 总被引:3,自引:1,他引:2
在分析JPEG编解码原理后,提出基于ARM926EJ-S处理器的JPEG软件解码方案,并对各个模块算法进行优化,改进后的JPEG解码器平均解码性能有了较大提升。 相似文献
3.
4.
基于OpenMP的JPEG2000并行解码算法的实现 总被引:1,自引:1,他引:0
为了提高JPEG2000的解码速度,在多核处理器平台上利用OpenMP(Open specifications for Multi Processing)实现了JPEG2000的高速并行解码。即利用OpenMP对JPEG2000解码过程中的T1解码器和离散小波逆变换进行多路并行解码,减少了这两部分的运行时间,从而降低JPEG2000的整体解码时间。实验结果表明,OpenMP是一种简单而有效的并行化编程工具,在保证解码图像质量不变的前提下,相对单线程串行算法,所提出的并行解码算法,解码速度有显著提高。 相似文献
5.
设计了一种针对图像、音频、视频等多媒体数据的处理新型结构的媒体处理器。该媒体处理器由一个通用数字信号处理器及多媒体协处理器构成,其指令集包含了通用的数字信号处理指令及扩展的多媒体处理指令。多媒体协处理器中包含了多个专用于多媒体处理的功能模块,可以加速多媒体处理的进行。该媒体处理器具有强大的多媒体处理能力,可实现对JPEG压缩图像、MP3音频流或MPEG2的MP@ML级别的压缩视频流的实时解码。 相似文献
6.
基于CostarⅡ的异构多核DSP设计与实现 总被引:1,自引:1,他引:0
基于CostarⅡ DSP内核设计并实现了一种高性能的嵌入式异构多核DSP.该设计集成了四个DSP内核和一个RISC处理器内核;每个内核均拥有自己的私有存储器;所有内核共享具有多体并行存储结构的数据存储器;四个DSP内核使用可配置的共享程序存储器;各内核之间拥有邮箱、信号量及中断等多种同步与通信机制.为了验证该设计,在该系统上测试了JPEG解码算法,并通过了FPGA验证.测试结果表明,该设计具有编程模式简洁,易于提高任务执行的并行度的优点. 相似文献
7.
详细分析了MPEG-4视频解码算法,设计出基于ARM926EJ-S处理器的MPEG-4软件解码方案.通过对模块算法进行优化,提高了嵌入武终端MPEC-4解码器的性能. 相似文献
8.
给出了一种基于ADSP BF561多内核处理器的高性能视频监控系统的设计方案.该方案选择BF561双DSP核处理器来实现复杂的智能视频处理算法,并选用ADV7183B来对CCD图像信号进行解码处理,用本方案设计的汽车驾驶员辅助视觉传感控制系统能防止交通事故的发生并改善交通流量,可实现实时电子眼的功能. 相似文献
9.
基于DSP的JPEG图像解码算法的实现 总被引:2,自引:0,他引:2
概述了JPEG图像解码算法的基本原理,论述了JPEG图像解码算法基于DSP的实现过程,并重点讨论了JPEG图像解码中IDCT变换和Huffman解码算法的实现和优化。本文介绍的JPEG图像解码算法可以应用到数码相机、多媒体手机等多种场合。 相似文献
10.