首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
本文对比分析了现在广泛应用的几种频率合成技术,根据短波跳频电台的技术特点,实现了一种直接数字频率合成(DDS) 锁相环路(PLL)频率合成器的设计。它采用DDS输出作为PLL参考源的方法,实现了短波电台100Hz的频率间隔以及跳频系统所要求的快速频率转换和低相位噪声的统一。  相似文献   

2.
对比直接数字频率合成技术(DDS)和锁相环频率合成技术(PLL)的优缺点,提出一种DDS与PLL相结合的频率合成器方案。本文给出了以AD9852和ADF4106实现频率合成器的实例,并对该频率合成器的硬件电路进行了简要说明。  相似文献   

3.
提出一种基于直接频率合成技术(DDS)的锁相环(PLL)频率合成器,该合成器利用DDS输出与PLL反馈回路中的压控振荡器(VCO)输出混频,替代多环锁相频率合成器中的低频率子环,使合成器输出频率在89.6~110.4 MHz之间分辨率达1 Hz,并保持DDS相噪、杂散水平不变。结合DDS的快速频率切换和PLL环路跟踪能力,实现信号的快速跳频。本文给出了技术方案,讨论部分电路设计,并对主要技术指标进行理论分析,最后给出了实验结果。  相似文献   

4.
本文在介绍当前通信系统中广泛采用的几种频率合成技术的基础上,针对直接数字式频率合成器(DDS) PLL频率合成器中的DDS输出噪声被数字倍频环放大从而影响频率合成器的噪声性能的问题,提出一种改进的方案。  相似文献   

5.
随着数字技术的发展 ,近十几年来 ,直接数字频率合成 ( DDS)技术发展很快 ,已发展成为主要的频率合成技术之一。现代许多频率合成器在设计中采用了 DDS和 PLL的混合式频率合成技术 ,可以将 DDS的高分辨率及快速转换时间特性与 PLL的输出功率高、寄生噪声和杂散低的特点有机地结合起来。文中研究了应用于正交频分复用 ( OFDM)通信系统的 DDS+ PPL混合式频率合成器设计 ,给出了系统方案、电路实现及测试结果 ,输出信号功率为 -5 d Bm,带内相位噪声可以达到 -76d Bc/Hz@1 k Hz,频率分辨率为 1 Hz,跳频速度可以达到 1 0 4 跳 /秒的数量级 ,实验表明其性能指标满足 OFDM通信系统的要求。  相似文献   

6.
一种基于DDS和PLL技术本振源的设计与实现   总被引:3,自引:2,他引:1  
现代频率合成技术正朝着高性能、小型化的方向发展,应用最为广泛的是直接数字式频率合成器(DDS)和锁相式频率合成器(PLL).介绍直接数字频率合成器和锁相环频率合成器的基本原理,简述用直接数字频率合成器(AD9954)和锁相环频率合成器(ADF4112)所设计的本振源的实现方案,重点阐述了系统的硬件实现,包括系统原理、主要电路单元设计等,并且对系统的相位噪声和杂散性能做了简要分析,最后给出了系统测试结果.  相似文献   

7.
王磊  刘振兴 《信息通信》2009,(3):11-13,16
直接数字合成(DDS)是近年发展起来的一种新型合成技术.有频率分辨率高.转换时间短.相位噪声低等特点.与锁相合成技术IPLL)配合.可以设计出频带宽.分辨率高的频率合成器.本文介绍了一种DDS+PLL的混合结构.实现了一个高稳定度的锁相频率合成系统.  相似文献   

8.
一种L波段的小步进频率合成器   总被引:1,自引:1,他引:1  
胡丽格  杨志国  闵洁 《无线电工程》2007,37(6):60-61,64
详细分析了直接数字合成(DDS)和锁相环(PLL)的基本原理、特点及相位噪声特性。将DDS与PLL技术结合,取长补短,可以在不降低杂散性能要求的前提下实现小步进的频率合成器。在此基础上提出了一种DDS+PLL+混频的L波段小步进频率合成器的实现方案。根据方案,选择DDS芯片AD9850和PLL芯片ADF4112来搭建电路。给出了试验测试结果。测试结果表明,在L波段实现了相位噪声-94dBc/Hz@1kHz,杂散抑制-60dBc,频率步进1kHz,验证了该方案的可行性。  相似文献   

9.
基于DDS激励PLL宽带低杂散频率合成器   总被引:1,自引:0,他引:1       下载免费PDF全文
在微波频段,为了实现小步进、低相噪的宽带频率合成器,常采用直接数字合成(DDS)激励锁相环(PLL)的方式,但要同时实现低杂散(特别是近端杂散)则相对困难。本文基于 DDS 低杂散技术进行了研究,并介绍一种改进的基于 DDS激励 PLL技术实现的宽带频率合成器,可有效改善杂散抑制指标。设计所得到频率合成器频率范围为4 GHz~8 GHz,步进为100 kHz,杂散抑制指标可以满足全频段≤-70 dBc。  相似文献   

10.
与PLL频率合成器相比较 ,数字频率合成器 (DDS)有合成频率相对范围宽、频率切换时间短、合成频率精度高等优点 ,因而应用较广。但由于DDS的数字特征 ,DDS输出的频谱特性不易分析。文章在阐述DDS(以SIN输出DDS为例 )结构和工作原理的基础上 ,引导出一种DDS频谱的分析方法 ,谨供DDS的使用者参考。  相似文献   

11.
王战永 《移动通信》2014,(24):57-61
通过介绍DDS+PLL的工作原理,综合利用PLL和DDS的优缺点,提出了扫频源频率合成电路设计方案。主要针对具体电路的设计与实现方法进行详细阐述,给出了相应测试数据,并对相关问题进行了分析。  相似文献   

12.
通过对直接数字合成器在锁相环路中作为分频器应用的研究,使频率合成器可以在实现超细频率分辨率的同时达到高的频谱纯度。  相似文献   

13.
传统基于锁相环(PLL)实现带宽信号输出的频率合成方案,常常为了获得高输出频率而降低频率分辨率和缩短跳频时间。相较而言,基于直接数字频率合成器(DDS)实现带宽信号输出的频率合成方案,其频率分辨率更高,跳频时间更快。然而,DDS 输出频率低,须经多次混频或倍频操作以提升输出频率,对频率源中的滤波器设计造成极大压力,并且这种压力随着频率源输出频率的升高而不断上升。对此,基于高性能、小型化无源滤波器的设计能力,实现了基于DDS 变频的34-35GHz 捷变频、高频率分辨率频率源。实验结果表明,其工作相位噪声优于-85dBc/Hz@1kHz,杂散和谐波抑制优于45 dBc,频率分辨率达到1.86Hz,跳频时间最快4ns。  相似文献   

14.
现代频率合成技术综述   总被引:18,自引:0,他引:18  
恽小华 《电子学报》1995,23(10):148-151
本文阐述了国内外现代频率合成技术在现代电子系统应用中的重要性,综述了现代频率合成技术朝着系列化、小型化、模块化和工程化方向的发展趋势,着重叙述了应用最为广泛的锁相式(PLL)频率合成器和直接数字式频率合成器(DDS)的国内外最新进展,本文还详细介绍了单片PLL频率合成器、算术锁定环、单片DDS芯片等先进器件,以及锁频环路、上变频、小型化等先进技术。  相似文献   

15.
S波段DDS/PLL频率合成技术研究   总被引:8,自引:2,他引:6  
DDS是一种数字波形合成技术,具有频率转换速度快、频率分辨率高、相位噪声低等优良性能,因此利用DDS作为可变参考源是比较理想的。本文采用DDS作为参考源驱动PLL频率合成器,实现了一个用于S波段遥测接收机的DDS/PLL频率合成器,同时对DDS/PLL频率合成器的输出特性进行了理论分析,并给出了实验结果。  相似文献   

16.
In remote sensing applications, there is a special interest in the lightweight, cost effective, and high resolution imaging sensors. The combination of linearly frequency modulated continuous wave (LFMCW) technology and synthetic aperture radar (SAR) technique can lead to such a sensor. This paper concentrates on the analysis of waveform errors in millimeter-wave (MMW) LFMCW SAR. The generating scheme of millimeter-wave LFMCW waveforms with phase locked loop (PLL) and direct digital synthesizer (DDS) combined frequency synthesizer is investigated. The impacts of quantization errors, spurs, and frequency nonlinearities are analyzed. Simulation results show that the quality of LFMCW waveforms has a direct influence on the SAR images. Hence a scheme of frequency synthesizer to achieve high performance MMW LFMCW waveform is proposed. This synthesizer driven by a DDS array can adaptive suppress the spurious level without degradation of excellent frequency linearity and fast switching speed.  相似文献   

17.
刘韬 《电子科技》2013,26(1):56-58
介绍了DDS的基本工作原理,阐述了DDS技术局限性,最终实现了一种基于FPGA+DDS 可编程低相位噪声的频率源,输出信号范围170~228 MHz。测试结果表明,该频率源具有高频率分辨率和低相位噪声等特点,能够满足通信系统对频率源的设计要求。  相似文献   

18.
频率调制连续波(FMCW)的产生(即FMCW信号源)是声表面波射频识别系统频域采样阅读器的重要组成部分。为了满足扫频速度、带宽和线性度等要求,采用直接数字频率合成器(DDS)与锁相环(PLL)混频,并结合IQ调制的方式设计了超高频FMCW信号源。实际制作了信号源电路,DDS芯片输出I、Q两路正交信号,并分别以差分形式传输至IQ调制芯片进行上变频。测试了DDS输出信号的差分、正交特性,分别对信号源产生的单频信号和扫频信号进行了测试。最后搭建系统对声表面波标签进行测试。测试结果表明信号源设计的有效性。  相似文献   

19.
一种低相噪宽带频率合成器实现   总被引:1,自引:0,他引:1  
黄志旺  骆守峰 《现代雷达》2007,29(8):102-105
简述了宽带小步进频率合成器的常规实现方法。着重介绍了一种基于DDS+PLL结构简洁的宽带小步进频率合成器。DDS在锁相环中用作小数分频器,对合成器的相噪指标进行了深入的分析,并详细阐述了合成器的设计思想和电路实现方法。结合要求给出合成器电路板的合理布局,同时完成了样机设计。测试结果显示,合成器具有大带宽、小步进、低相噪等特点,可应用于小型化的雷达信号模拟器。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号