共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
本文介绍了一种基于Altera公司的PCI接口IP核的DVB码流接收系统的硬件设计方案及设计要点的分析。该设计采用Altera公司的新一代FPGA芯片EP1C12和PCIIP核以及高速串行数据通信接收芯片,实现DVB-ASI信号的接收。 相似文献
3.
常用的音频传输接口I2S只能传输两路音频信号即左右通道,为了提高单根线路的传输能力,在单根传输线上传输多路音频数据,此设计完成了多通道音频接口的设计,使之能够发送和接收多通道的音频数据。32路的立体声转化成64个通道通过光纤或同轴电缆串行发送出去,与此同时可以接收到64个通道的串行音频数据,转化成32路的立体声。该设计主要采用Xilinx公司的FPGA芯片Spartan3e和接收发送芯片CY7C9689配合完成,由FPGA控制CY7C9689的接收与发送过程。 相似文献
4.
随着高速串行互联技术的发展,高速串行总线架构已成为寻求更高系统带宽及数据传输速率的设计人员的不二选择。当前,主要的高速串行互连标准包括:PCI Express、Rapi—dIO及PCI—X等。其中,PCI Express主要用于外围设备与CPU芯片组的互连,它具有可扩展带宽,可以极好地满足系统需求,通过增加连接点或选用高频的方式可提高系统间或点到点的互联速度。[第一段] 相似文献
5.
高速串行数据通信发送芯片CY7B923的原理及应用 总被引:1,自引:0,他引:1
文章介绍了CYPRESS半导体公司推出的一种用于点对点之间高速串行数据通信的发送芯片CY7B923的原理及应用。较详细的介绍了CY7B923的管脚功能、内部组成、工作原理及工作方式。同时给出了一个实际电路来说明其具体的应用方法。 相似文献
6.
本文介绍了基于PCI专用芯片PCI9054和CPLD的DVB码流接收系统的硬件设计。该设计采用了PCI9054 CPLD的数字处理方案,并采用一种新的方法更高效地利用双端口RAM,保证了高速、大容量数据流的实时处理。 相似文献
7.
高速串行传输在雷达波控系统中的应用 总被引:1,自引:0,他引:1
针对相控阵雷达波控系统的特点 ,介绍了一种基于CY7B92 3 /93 3芯片的高速串行传输接口 ,以往的RS 485、RS 42 2传输模式 ,由于其传输速率太低已不能满足系统的要求 ,而高速串行传输方式具有上百兆的传输速率及高稳定可靠性等特点 ,将在波控系统的信号传输设计中广泛应用。文章详细分析了这组高速传输芯片的内部结构、传输机理及几种工作方式的比较 ,并讨论了这种传输方式在相控阵雷达波控系统数据传输接口中所具有的有效减少阵面走线 ,提高波束转换时间的优势 相似文献
8.
9.
《国外电子元器件》2000,(12):44
PCI6050是一种PCI至PCI桥的接收发送芯片组,PCI在低成本双绞线铜缆上可支持高达132Mbps的PCI总线速度。该器件对操作系统完全透明,并可支持多种热插拔功能。因此,嵌入式应用和电信系统设计人员能够利用PCI及针对PC中串行PCI的新应用来简化PCI系统的扩展功能及超越PCI总线的距离限制。 此外,这种芯片组填补了高速PCI6060串行器/解串器的技术空白。在连接两个PCI总线的电缆端布置这两种产品时,整个配置相当于一个单系统,即使这个电缆连接了两个或更多的不同地址或逻辑框时也是如此。PCI6050采用208脚LQFP封装,PCI6060采用64脚VQFP PowerPAD封装。 咨询编号:001235 相似文献
10.
11.
12.
13.
基于USB总线的中频信号采集系统设计 总被引:1,自引:0,他引:1
通用串行总线(USB)系统具有即插即用、携带方便和传输速度快等优点。针对外设部件互连标准(PCI)总线系统体积较大搬移不便的不足以及异地探测中移动布站的要求,设计了一个以专业高效芯片进行模数转换和数字下变频、以现场可编程门阵列(FPGA)为主时序控制器、以CY7C68013为接口基于USB总线的雷达中频信号采集系统。采用CY7C68013的异步SlaveFIFO模式进行数据传输,在满足了系统小型化、便携化与模块化的要求的同时保证了数据的高速稳定传输。 相似文献
14.
15.
16.
Matt Jones 《今日电子》2005,(7):38-40
性能的要求和物理层限制已经使并行总线互连架构成为昨日黄花。下一代设计正越来越多地让芯片到芯片(chip—to—chip)的互连转到串行标准上来。由于上一代PCI—X和PCI架构在目前的计算和嵌入式系统中占有统治地位,基于现有协议的串行标准PCI Express^TM(PCIe^TM)已经在互连革命的早期阶段呈现出强劲势头。 相似文献
17.
介绍了以FPGA为核心基于LVDS接口的高速通信系统。系统通过FPGA将并行输入的信号组成特定的串行帧格式,并用LVDS接口发送。电缆驱动器及接收均衡器芯片用于加强系统远距离数据传送的能力,以保证200m同轴电缆的数据传输。系统使用串行同步方式传输,接收端首先通过时钟恢复芯片从串行数据帧中提取同步时钟,然后接收串行数据帧并恢复原信号。系统灵活性强、稳定性高,单路传输逮度高达120Mb/s。 相似文献
18.
19.
针对高速串行数据可靠接收问题,设计了一种高速串行接收电路结构。对比以往文献中的电路,它的适应条件更加宽松,同时性能提高了50%。经过软件仿真和硬件实测,它能在高达310Mbit/s的串行数据速率下稳定工作。这在实际高速数据传输系统中具有广泛的应用价值。 相似文献