首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 46 毫秒
1.
设计了一种适用于OTA-C滤波器的高线性运算跨导放大器(OTA).该OTA采用新型的乘法器输入级,以获得大的线性跨导输入范围;采用一种新的共模负反馈(CMFB)策略,将主放大器输出电压线性压缩后再引入CMFB电路,以改善传统CMFB结构对OTA输出线性范围的限制.在SMIC.35 μm标准CMOS工艺下仿真,结果显示:输入级的线性跨导差分输入电压范围达到了—2~2 V,等效跨导在1 μS时,直流(DC)开环增益达到了76 dB,共模抑制比(CMRR)为140 dB,电源抑制比(PSRR)为144 dB.基于这种OTA设计了OTA-C二阶低通巴特沃斯滤波器.通过调节OTA的跨导,滤波器在1 pf的负载电容下的截止频率从11 kHz变化至419 kHz;当截止频率为100 kHz时输出为3 Vp-p@100 kHz时的总谐波失真(THD)为—47 dB.  相似文献   

2.
1.5 V低功耗CMOS恒跨导轨对轨运算放大器   总被引:1,自引:0,他引:1  
运算放大器是模拟集成电路中用途最广、最基本的部件。随着系统功耗及电源电压的降低,传统的运算放大器已经不能满足低压下大共模输入范围及宽输出摆幅的要求。轨对轨运算放大器可以有效解决这一问题,然而传统的轨对轨运算放大器存在跨导不恒定的缺点。本文设计一种1.5V低功耗CMOS恒跨导轨对轨运算放大器,输入级采用最小电流选择电路,不仅实现了跨导的恒定,而且具有跨导不依赖于理想平方律模型、MOS管可以工作于所有区域、移植性好的优点。输出级采用前馈式AB类输出级,不仅能够精确控制输出晶体管电流,而且使输出达到轨对轨全摆幅。所设计的运算放大器采用了改进的级联结构,以减小运算放大器的噪声和失调。基于SMIC0.18μm工艺模型,利用Hspice软件对电路进行仿真,仿真结果表明,当电路驱动2pF的电容负载以及10kΩ的电阻负载时,直流增益达到83.2dB,单位增益带宽为7.76MHz,相位裕度为63°;输入输出均达到轨对轨全摆幅;在整个共模输入变化范围内跨导变化率仅为2.49%;具有较高的共模抑制比和电源抑制比;在1.5V低压下正常工作,静态功耗仅为0.24mW。  相似文献   

3.
为了解决在低电压、深亚微米工艺条件下获得高增益运算放大器的问题,通过引入电流倍增和分流技术,提出了一种新型高增益可调的跨导运算放大器(OTA)。在1.8V工作电源下采用0.18μm COMS标准工艺对其进行Spectre模拟,结果表明,该OTA的直流开环增益在61dB至91dB可调,最大静态功耗为434μW,最小共模抑制比为114dB。所提出的跨导运放与传统OTA相比,具有高增益和增益可调的优点,可适用于通信、电子测量,以及自动控制等系统。  相似文献   

4.
周游 《科学技术与工程》2011,11(14):3201-3203
设计和研究了一种高增益恒跨导Rail-Rail CMOS运算放大器,输入级采用工作在亚阈值区的互补差分形式输入结构。与以往输入结构相比,不仅使输入共模电压达到Rail-Rail,而且降低了工作电压,提高了电源利用率。利用电流开关的作用使输入跨导在输入共模范围内恒定。中间级为MOS差分结构,并且同向驱动输出级使其具有推挽特性。采用嵌套米勒频率补偿使运算放大器稳定。整个电路采用华虹0.35μmCMOS工艺参数进行设计,工作电压为3.0 V。利用OrCAD HSPICE仿真结果显示,在10 kΩ电阻和5 pF电容的负载下,运算放大的直流开环增益为110 dB,相位裕度为70°,单位增益带宽为45 MHz。  相似文献   

5.
针对接收机前端中可变增益放大器需要高线性处理大信号的问题,分析了使用源极退化电阻以及跨导增强电路的放大器线性度;设计了使用改进型跨导增强电路的放大器。它具有更强的跨导增强能力,同时减小了输入M O S管跨导由于漏源电压变化产生的非线性失真。提出了一种对称的可变电阻结构,它降低了M O S管开关带来的非线性。仿真结果表明,放大器在3.3V电源电压下直流功耗为1.5mW,在1~10MH z带宽、3~24 dB增益范围内,差分输出信号峰峰值为3.3V时,总谐波失真低于-60 dB。  相似文献   

6.
设计了一种恒跨导恒增益的轨到轨运算放大器.输入级采用一倍电流镜控制的互补差分对结构,实现轨到轨和恒跨导.通过分析运算放大器电压增益随共模电压变化的原因,提出了一种前馈型恒增益控制模块,可以根据共模电压开启或关闭附加电流源,使运算放大器电压增益保持恒定.输出级采用前馈型AB类输出结构,以达到轨到轨输出效果.采用Chartered公司0.35μm工艺进行流片,仿真及测试结果表明:该运算放大器的直流开环增益为125dB,单位增益带宽为8.879MHz,在整个共模范围内电压增益最大变化率为1.69%.  相似文献   

7.
介绍了一种输入轨至轨CMOS运算放大器,该放大器采用了共源共栅结构做增益级,在输入级跨导使用了电流补偿,以使其几乎恒定.在3 V电源电压下的静态功耗只有180μW,带5 p的负载电容时,直流开环增益,单位增益带宽分别达到75 dB,1.5 MHz.  相似文献   

8.
分析并设计了一种高速、高增益、低功耗的两级全差分运算放大器.该运算放大器用于高速高精度模数转换器中.运算放大器第一级采用增益自举cascode结构获得较大的直流增益,采用2个新的全差分运算放大器替代传统的4个单端运算放大器作为增益自举结构.该放大器采用SMIC 0.18μm CMOS工艺设计,电源电压1.8 V,直流增益125 dB,单位增益带宽300 MHz(负载3 pF),功耗6.3 mW,输出摆幅峰峰值达2 V.  相似文献   

9.
设计了高单位增益带宽积、大摆率、宽输出摆幅的运算放大器,该运算放采用了两级全差动结构.设计采用增加1个前馈放大级电路,以此产生1个左半平面零点并与第一个次极点相抵消的频率补偿方案,达到了环路稳定的要求.另外,提出一种新颖的共模反馈(CMFB)方案,使共模抑制比达到62dB,电路采用CSMC公司的0.5μm CMOS数模混合信号工艺设计并经过流片.测试结果表明,在单电源3.3 V电压下,运放的直流增益为65.5 dB,单位增益带宽积达350 MHz以及±2.7 V的输出摆幅.  相似文献   

10.
绍了一种基于SiGe BiCMOS工艺,可用于开关电容电路的全差分运算跨导放大器(OTA)。在信号通路中使用复合达林顿连接以达到高增益和大带宽。用Cadence Spectre仿真,在电源电压为3.3 V、电容负载为1.1 pF时,此放大器可提供89 dB的低频直流增益,相位裕度为54°,单位增益带宽为2 GHz,功耗为19.8 mW,差动输出摆幅为2.4 V,差动输入参考噪声功率谱密度为3.2 n(V(Hz))。在闭环反馈因子β=0.5时,此放大器达到0.01%的精度所需要的建立时间约为2 ns。  相似文献   

11.
一种高性能全差分运算放大器的设计   总被引:1,自引:1,他引:0       下载免费PDF全文
设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(MDAC)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关电容共模反馈来稳定输出电压,该放大器工作在5.0V电源电压下,单端负载为2pF,采用华润上华(CSMC)0.5μm 5VCMOS工艺对电路进行仿真测试,结果显示该运放的直流增益可达到126.3dB,单位增益带宽为316MHz。精度为0.01%时的建立时间为4.3ns。  相似文献   

12.
文章分析了传统的轨到轨运算放大器输入级电路,设计了一种低功耗、恒跨导CMOS运算放大器。整个电路基于0.5μm标准N阱CMOS工艺进行设计,采用HSPICE工具仿真,在3 V单电源工作电压情况下,功耗约为0.15 mW,当电路驱动3 pF电容的负载时,电路的直流增益达到78 dB,单位增益带宽达到3 MHz,相位裕度为81°,达到了设计的低功耗、恒跨导的要求。  相似文献   

13.
一种新颖的全差分CMOS运算放大器的设计   总被引:1,自引:1,他引:0  
研究了一种全差分高增益、宽带宽CMOS运算跨导放大器 (OTA) .放大器采用三级折叠 级联结构 ,结合附加增益提高电路 ,大幅提高整个电路增益的同时获得较好的频率特性 ,采用 0 .35 μmCMOSN阱工艺设计 .HSPICE模拟结果放大器的带宽为 2 15MHz(相位裕度 6 2 .2°) ,开环增益为 10 3dB ,功耗仅为 2 .0 1mW .  相似文献   

14.
采用CSMC双层多晶、双层金属、N阱0.6μm互补金属氧化物半导体工艺,设计一种脑电信号检测专用集成电路(ASIC).系统包含基于斩波技术的差分差值放大器、跨导运算放大器(OTA)-C低通滤波电路、增益调整电路、两相非重叠时钟产生电路和带隙电压基准等电路.仿真结果表明,输入信号在-0.862~0.902V范围内,输入和输出都是线性关系,且共模抑制比可达114 dB,符合设计要求.  相似文献   

15.
针对传统低压微功耗电流镜运算跨导放大器存在低增益和小摆率的缺陷,设计了一款新型电流镜运算跨导放大器。在不影响电路的静态功耗和稳定性的基础上,该运算跨导放大器采用增益提高(gain-boosting, GB)结构,增大了电路的小信号增益;引入开关型摆率增强(switched slew-rate enhancement, SSRE)结构,提高了电路的大信号摆率。基于UMC 0.11μm标准CMOS工艺进行电路设计和仿真。仿真结果表明:在1.2 V电源电压和10 pF负载电容下,与传统电流镜运算跨导放大器相比,设计的新型电流镜运算跨导放大器的增益提高了47 dB,正摆率提高了11.2倍,负摆率提高了12.4倍。  相似文献   

16.
基于全差分结构介绍一种高速CMOS运算跨导放大器,该放大器由折叠共源共栅输入级和共源增益输出级构成,输出级采用极点-零点补偿技术以获取更大的带宽和足够的相位裕度。电路可用在10位20 MSps全差分流水线A/D转换器的采样/保持级或级间减法/增益级中。经过优化设计后,该放大器在0.6μmCMOS工艺中带宽为290 MHz,开环增益为85 dB,功耗为16.8 mW,满足高速A/D转换器要求的性能指标。  相似文献   

17.
为解决阈值电压对电源电压和输入信号的受限问题,提出一种实用的电平位移电路,为运放的输入级提供良好的电平位移。采用互补金属氧化物半导体(CMOS)0.5μm工艺设计的低电压全摆幅CMOS运算放大器,中间级采用适合低电压工作的低压宽摆幅共源共栅结构,输出级采用传统的Class A类得到轨至轨的输出。采用Hspice软件对所设计的电路进行仿真。研究结果表明:当电源电压降至或者小于NMOS与PMOS的阈值电压之和时,在任何共模输入电压下,该运放都能正常工作,实现输入级的全摆幅和恒跨导;在1.3 V单电源供电情形下直流开环增益达106.5 dB,单位增益带宽为2.3 MHz,功耗178.8μW。电路结构简单紧凑,具有实用的电平位移功能,适合于低电压应用。  相似文献   

18.
刘婷婷  喻明艳 《应用科技》2005,32(12):16-18
提出了一种单电源5V供电的带共模反馈的两级折叠式运算放大器结构.折叠式运算放大器的输入共模反馈结构使输出共模电平维持在2.5 V左右,增益可达到90 dB以上,相位裕度为45°,同时增益带宽为33 MHz.  相似文献   

19.
介绍一种全差分、低功耗CMOS运算跨导放大器(OTA)。这种放大器用于10位分辨率、30MHz采样频率的流水线式A/D转换器的采样-保持和级间减法-增益电路中。该放大器由一个折叠-级联OTA和一个共源输出增益级构成,并采用了改进的密勒补偿,以期达到最大的带宽和足够的相位裕度。经过精心设计,该放大器在0.35μmCOMS工艺中带宽为590MHz,开环增益为90dB,功耗为15mW,满足高速A/D转换器要求的所有性能指标。  相似文献   

20.
对带有源负载的CMOS双平衡Gilbert有源混频器的1/f噪声、线性度与转换增益进行深入分析。这款采用PMOSFETs做负载的混频器工作于2.4 GHz频段。为降低混频器的1/f噪声, 利用双阱工艺中的寄生垂直NPN晶体管作为开关, 同时在PMOSFETs处并联最低噪声的分流电路作为负载。运用在PMOSFETs处的高性能运算放大器, 不仅为零中频输出提供了合适的直流偏置电压, 以避免下级电路的饱和, 并能够为混频器提供足够高的转换增益。同时, 在输入跨导(Gm)级电路中采用电容交叉耦合电路能够将转换增益进一步提高。为了增加混频器的线性度, 采用共栅放大器作为输入跨导级电路。这款混频器采用TSMC 0.18m 1-Poly 6-Metal RF CMOS工艺, 在1.5 V电源电压、3 mA的电流消耗下获得了17.78 dB的转换增益、13.24 dB的噪声因子和4.45 dBm输入三阶交调点的高性能。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号