首页 | 官方网站   微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 46 毫秒
1.
基于FPGA的高阶高速FIR滤波器设计与实现   总被引:1,自引:0,他引:1  
提出了一种基于FPGA的高阶高速FIR滤波器的设计与实现方法。通过一个169阶的均方根升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速FIR滤波器,并且对所设计的FIR滤波器性能、资源占用进行了分析。  相似文献   

2.
提出了一种基于FPGA的高阶高速FIR滤波器的设计与实现方法.通过一个169阶的均方根升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速FIR滤波器,并且对所设计的FIR滤波器性能、资源占用进行了分析.  相似文献   

3.
高阶FIR型正交镜像滤波器的设计   总被引:1,自引:0,他引:1  
本文计论了高阶FIR型正交镜像滤波器的设计问题。根据FIR正交镜像滤波器设计的基本原理,将高阶正交镜像滤波器的设计问题转换为单变量的优化设计问题。利用一维寻优的算法,可以设计出高阶FIR型正交镜像滤波器。  相似文献   

4.
基于CSD算法的高阶FIR滤波器优化设计   总被引:1,自引:0,他引:1  
在通信或雷达领域的高速实时信号处理中,通常包含大量的高速高阶FIR滤波器的设计。例如在雷达信号处理中,要进行数字正交采样和脉冲压缩器的设计,要求滤波器速率高,阶数大,运算量非常大。若使用DSP芯片则需多片处理完成,使得系统的工作延迟长、成本高、功耗大、调试困难。该文根据CSD(Canonic Signed—Digital)算法的思想,实现了高阶高速FIR滤波器的优化设计。该算法可显著降低算法的运算量,可用可编程逻辑器件迅速快捷地完成系统的硬件设计。文中举例用Altera公司的FPGA来实现数字正交采样和脉冲压缩滤波器算法优化,进行了实验验证,最后给出了结果比较和分析,证明这对基于FPGA的高阶FIR滤波器的设计有实际意义。  相似文献   

5.
针对在数字信号处理中,以专用DSP芯片设计高阶有限长单位冲激响应(FIR)滤波器速度较慢的情况,提出了一种基于分布式算法(DA)和现场可编程门阵列(FPGA)实现高速高阶滤波器的新方法,并以一个16阶FIR滤波器在Xilinx公司的xc2v500芯片上实现为例说明了设计过程,仿真结果表明:电路工作正确可靠,满足设计要求。  相似文献   

6.
对于高阶FIR滤波器,由于运算量较大,采用软件等方式无法达到实时处理的要求。文中提出了采用FPGA实现快速卷积结构的高阶FIR滤波器,推导出将大点数FFT分解为二维FFT变换的公式。根据上述理论在采用Verilog HDL语言设计了基于一维转二维FFT的快速卷积结构高阶FIR滤波器。实验表明,该基于FPGA的高阶FIR滤波器具有精度高、速度快、资源消耗少、调试方便、易于集成等优点,并可达到工程实践的要求。  相似文献   

7.
高阶带通滤波器设计研究   总被引:4,自引:0,他引:4  
曾喆昭  李仁发 《通信学报》2001,22(10):99-103
本文详细讨论了FIR线性相位滤汉器幅频特性与神经网络算法之间的关系,证明了神经网络的收敛性条件,给出了FIR高阶带通滤波器的设计实例,研究结果表明该算法在高阶带通滤波器的优化设计中的有效性和优异性能。  相似文献   

8.
高速FIR滤波器的流水线结构   总被引:4,自引:0,他引:4  
通过一个13阶线性相位的平方根升余弦滚降FIR数字滤波器的结构设计,介绍了如何应用流水线技术来设计高速FIR滤波器。考虑到FPGA的容量问题,对采用流水线技术之后的FIR滤波器占用的硬件资源进行了分析,得出一些结论。  相似文献   

9.
3型FIR高阶多通带滤波器的自适应优化设计研究   总被引:2,自引:0,他引:2  
本文详细讨论了3型线性相位滤波器幅频特性与正弦基神经网络算法间的关系,提出了该算法的收敛定理,给山了有限脉冲响应(FIR)高阶多通带滤波器自适应优化设计算法及实例。计算机仿真结果表明了该算法在FIR高阶多通带滤波器的有效性和优异性能。  相似文献   

10.
神经网络在高阶滤波器优化设计中的应用研究   总被引:6,自引:0,他引:6  
本文详细研究了FIR线性相位滤波器的幅频特性与余弦基函数网络算法的关系,证明了神经网络系统的稳定条件,给出了FIR阶滤波器优化设计实例。计算机仿真结果表明了该算法在高阶滤波器设计中的有效性和优异性能。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号