一种改进的高分辨精度的CMOS电流型排序电路 |
| |
引用本文: | 池保勇,石秉学. 一种改进的高分辨精度的CMOS电流型排序电路[J]. 半导体学报, 2002, 23(8) |
| |
作者姓名: | 池保勇 石秉学 |
| |
作者单位: | 清华大学微电子学研究所,北京,100084 |
| |
摘 要: | 提出了一种改进的高分辨精度的CMOS电流型排序电路.该电路不需要偏置信号,简化了系统设计.其电路结构简单,便于扩展.利用平均值电路、减法电路、WTA电路和控制电路,可以使该排序电路在大输入电流下依然保持高性能.它已经采用0.8μm标准CMOS工艺成功制作.芯片面积为2.38mm×2.00mm(核心电路面积仅为1.12mm×0.52mm).测试结果表明该排序电路动态范围大、分辨精度高、准确度好、功耗低,可以广泛地应用于中值滤波、模式识别、神经网络、模糊逻辑等信号处理领域,具有很高的应用价值.
|
关 键 词: | 电流型 WTA排序 |
An Improved CMOS Current-Mode Sorter with High-Resolution |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 万方数据 等数据库收录! |
|