数模混合高速集成电路封装基板协同设计与验证 |
| |
引用本文: | 陈珊,蔡坚,王谦,陈瑜,邓智. 数模混合高速集成电路封装基板协同设计与验证[J]. 半导体技术, 2015, 0(7): 542-546. DOI: 10.13290/j.cnki.bdtjs.2015.07.013 |
| |
作者姓名: | 陈珊 蔡坚 王谦 陈瑜 邓智 |
| |
作者单位: | 1. 清华大学微电子学研究所,北京,100084;2. 清华大学微电子学研究所,北京100084;清华信息科学与技术国家实验室,北京100084;3. 清华大学工程物理系,北京,100084 |
| |
摘 要: | 介绍了数模混合高速集成电路(IC)封装的特性以及该类封装协同设计的一般分析方法.合理有效的基板设计是实现可靠封装的重要保障,基于物理互连设计与电设计协同开展的思路,采用Cadence APD工具以及三维电磁场仿真工具实现了特定数模混合高速集成电路(一款探测器读出电路)的封装设计与仿真论证,芯片封装后组装测试,探测器系统性能良好,封装设计达到预期目标.封装电仿真主要包含:封装信号传输通道S参数提取、电源/地网络评估,探测器读出芯片封装体互连通道设计能满足信号带宽为350 MHz(或者信号上升时间大于1 ns)的高速信号的传输.封装基板布线设计与基板电设计协同分析是提高数模混合高速集成电路封装设计效率的有效途径.
|
关 键 词: | 数模混合高速集成电路(IC) 封装基板协同设计 封装基板电仿真 S参数 直流压降 |
Package Substrate Co-Design and Validation of the High-Speed Digital-Analog Mixed Signal IC |
| |
Abstract: | |
| |
Keywords: | digital-analog mixed signal integrate circuit (IC) packaging substrate co-design packaging substrate electrical simulation S parameter DC voltage drop |
本文献已被 万方数据 等数据库收录! |
|