首页 | 官方网站   微博 | 高级检索  
     

低相噪数字锁相频率合成器
引用本文:徐光争 王晨 等. 低相噪数字锁相频率合成器[J]. 微波学报, 1998, 14(4): 314-318
作者姓名:徐光争 王晨 等
作者单位:华东电子工程研究所!合肥,230031,华东电子工程研究所!合肥,230031,华东电子工程研究所!合肥,230031
摘    要:常规的数字锁相频率合成器具有电路简单,工作稳定可靠等特点,但由于鉴相器的倍增噪声往往比基准源的倍增噪声还要高,因而输出相位噪声较高,不能令人满意。本文提出一种双回路反馈锁相频率合成方案,成功地解决了这个问题,由于有效地抑制了鉴相器的倍增噪声,可获得较低的输出相位噪声。这种方案适用于诸如雷达系统等对频率源相位噪声有较高要求的电子设备。

关 键 词:锁相  频率合成

Low Phase Noise Digital PLL Frequency Synthesizer
Abstract:Conventional digital PLL frequency synthesizers are characterized by simplicity,high stability and high reliability- However, it is unsatisfactory that the output phase noise isrelatively high due to the fact that the multiplied noise of the phase detector dominates themultiplied noise of the reference. To solve the problem,a dual-feedback PLL frequency synthesizer ispresented. Since the multiplied noise of the phase detector is effectively restrained, lower outputphase noise may be obtained. This synthesizer is suitable to electronic equipments requiring lowphase noise frequency generators,such as radar.
Keywords:Phase lock  Frequency synthesizer
本文献已被 CNKI 维普 等数据库收录!
点击此处可从《微波学报》浏览原始摘要信息
点击此处可从《微波学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号