首页 | 官方网站   微博 | 高级检索  
     

芯片级布图规划中的缓冲器规划算法
引用本文:陈松,洪先龙,董社勤,马昱春,蔡懿慈,顾钧.芯片级布图规划中的缓冲器规划算法[J].中国科学(E辑),2004,34(8):869-881.
作者姓名:陈松  洪先龙  董社勤  马昱春  蔡懿慈  顾钧
作者单位:1. 清华大学计算机科学与技术系,北京,100084
2. University of California,San Diego,USA
3. 香港科技大学计算机科学与技术系,香港
基金项目:国家自然科学基金(批准号: 90307005),国家自然科学基金委员会与香港研究资助局联合资助项目(批 准号: 60218004)、 国家自然科学基金国际合作项目(批准号: 60121120706)、 美国国家自然科学基金项 目(CCR-0096383) “八六三”国家高技术研究发展计划(2002AA1Z1460)资
摘    要:文中对纳米技术下, 互连驱动的芯片级布图规划问题中的缓冲器规划问题进行了研究, 提出了基于空白区重分布(redistribution)的缓冲器规划算法; 布局中的空白区是指在布局中不被任何电路模块占用的闲置区域; 该算法充分利用布局中的空白区插入缓冲器. 在基于拓扑的布图规划表示中, 可以把电路模块和空白区相关联, 在相应区域内移动一些电路模块就可以达到重分布空白区的目的. 在进行空白区重分布的过程中, 给定布局的总面积和拓扑结构将维持不变. 通过重分布布局中的空白区, 可以增加满足时延约束的线网数目; 实验证实, 满足时延约束的线网数的增长率平均达到9%.

关 键 词:空白区  重分布  布图规划  VLSI  角模块序列  缓冲器规划
收稿时间:2004-03-13
修稿时间:2004-06-07
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《中国科学(E辑)》浏览原始摘要信息
点击此处可从《中国科学(E辑)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号