首页 | 官方网站   微博 | 高级检索  
     

SoC中低峰值功耗的BIST调度算法
引用本文:杨军,李杰,李锐,时龙兴.SoC中低峰值功耗的BIST调度算法[J].电路与系统学报,2004,9(1):68-72.
作者姓名:杨军  李杰  李锐  时龙兴
作者单位:东南大学,国家专用集成电路系统工程技术研究中心,江苏,南京,210096
基金项目:国家自然科学基金资助项目(60176018)
摘    要:本文提出了一种系统芯片(SoC)中用于降低内建自测试(Built-in Self-test,BIST)峰值功耗的调度算法。首先本文提出了基于扫描BIST的精简功耗模型,在此模型的基础上,提出了通过调整扫描周期和扫描起动时间的办法来避免过高的SoC测试峰值功耗。实验结果表明,该算法可以有效地避免BIST并行执行可能带来的过高峰值功耗。

关 键 词:内建自测试  低功耗  系统芯片
文章编号:1007-0249(2004)01-0068-05
修稿时间:2002年11月5日

Low Peak Power Consumption BIST Scheduling Algorithm for SoC
YANG Jun,LI Jie,LI Rui,SHI Long-xin.Low Peak Power Consumption BIST Scheduling Algorithm for SoC[J].Journal of Circuits and Systems,2004,9(1):68-72.
Authors:YANG Jun  LI Jie  LI Rui  SHI Long-xin
Abstract:A low peak power consumption Built-in self-test (BIST) scheduling algorithm for system-on-a-chip (SoC) is presented. First a compact power model of scan based BIST is proposed. Based on the model, excessive peak power consumption during test can be avoided by adjusting the BIST period and controlling each BISTs startup. Experiment shows that peak power during concurrent BIST execution can be by reduced by the proposed scheduling algorithm.
Keywords:BIST  low power  SoC  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号