首页 | 官方网站   微博 | 高级检索  
     

高速3-DES算法IP核的设计与实现
引用本文:党志军,牛光辉.高速3-DES算法IP核的设计与实现[J].现代电子技术,2007,30(22):108-110.
作者姓名:党志军  牛光辉
作者单位:解放军信息工程大学,理学院,河南,郑州,450002
摘    要:信息加密是一种解决网络信息安全问题最直接有效的方法。为了满足大量连续数据加解密的需求,通过对流水结构的优化,对子密钥生成与选通模块的并行设计,开发了一种高速3-DES算法IP核,具有很好的灵活性和适应性,适用于宽带高速网络设备。该IP核采用专用集成电路设计的方法,可用于片上系统的设计,通过仿真可知其最高加解密速率能够达到6.05 Gb/s。

关 键 词:流水线  IP核  专用集成电路  片上系统
文章编号:1004-373X(2007)22-108-03
收稿时间:2007-05-18
修稿时间:2007年5月18日

Design and Implementation of High Speed Triple - DES Algorithm IP Core
DANG Zhijun,NIU Guanghui.Design and Implementation of High Speed Triple - DES Algorithm IP Core[J].Modern Electronic Technique,2007,30(22):108-110.
Authors:DANG Zhijun  NIU Guanghui
Affiliation:Institute of Science, Information Engineering University of PLA, Zhengzhou, 450005, China
Abstract:Information encryption is one of the most direct and effective method to resolve the problem of network security.In order to meet the need of encryption or decryption of large quantities of successive data,through optimizing the pipeline and designing the sub-key generation module and multiplexers module in parallel,this paper aims at developing a high speed 3-DES algorithm IP core,which is fit for broad-band network devices of high speed with its flexibility and adaptability.It is designed as ASIC and is easily to be used in SoC design.The simulation shows that the maximum throughputs can get to 6.05Gbps.
Keywords:3-DES
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号