首页 | 官方网站   微博 | 高级检索  
     

基于对可编程逻辑块建模的FPGA通用装箱算法
引用本文:倪刚,童家榕,来金梅.基于对可编程逻辑块建模的FPGA通用装箱算法[J].计算机工程,2007,33(6):239-241.
作者姓名:倪刚  童家榕  来金梅
作者单位:复旦大学张江校区专用集成电路与系统国家重点实验室,上海,201203
基金项目:上海市应用材料科技合作共同计划 , 国家自然科学基金
摘    要:装箱是FPGA工艺映射中的最后一步流程。该文提出了一种全新的对FPGA可编程逻辑块进行功能级建模的方法,并给出了基于此建模的通用性装箱算法FDUPack。实验中应用该建模方法对几种不同类型的FPGA的逻辑块进行建模,并使用装箱算法将大量的测试电路装箱到这些不同的逻辑块中,经过与已有的针对某一特定结构的装箱算法比较,该算法体现了很好的通用性。

关 键 词:工艺映射  装箱算法  建模  现场可编程门阵列
文章编号:1000-3428(2007)06-0239-03
修稿时间:2006-05-30

Universal Packing Algorithm for FPGA Based on Logic Block Modeling
NI Gang,TONG Jiarong,LAI Jinmei.Universal Packing Algorithm for FPGA Based on Logic Block Modeling[J].Computer Engineering,2007,33(6):239-241.
Authors:NI Gang  TONG Jiarong  LAI Jinmei
Affiliation:(State Key Laboratory of ASIC & System, Fudan University (Zhangjiang Branch), Shanghai 201203)
Abstract:Logic block packing is the last procedure of FPGA technology mapping. A novel function level modeling method for programmable logic block is proposed. Based on this modeling, a universal logic block packing algorithm FDUPack is presented. In the experiment some logic blocks of different types of FPGAs are modeled, and by using the packing algorithm a lot of benchmarks are packed to these different types of logic blocks. Compared with the existent logic block specific packing algorithms, FDUPack is structure-independent and universal.
Keywords:Technology mapping  Packing algorithm  Modeling  Field programmable gate array
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号