首页 | 官方网站   微博 | 高级检索  
     

小数乘法器的低功耗设计与实现
引用本文:袁 博 刘红侠. 小数乘法器的低功耗设计与实现[J]. 数据采集与处理, 2013, 28(3)
作者姓名:袁 博 刘红侠
作者单位:西安电子科技大学宽禁带半导体材料与器件国家重点实验室,西安,710071
基金项目:国家自然科学基金,教育部科技创新工程重大项目培育资金,教育部博士点基金
摘    要:提出一种针对小数乘法器的低功耗设计算法,其优化指标为综合后小数乘法器内部寄存中间运算结果的寄存器位宽,解决了目前低功耗设计中算法自身逻辑单元被引入系统从而降低系统优化效果的问题.该算法能够在不降低系统工作效率、不损失系统运算精度、不增加额外逻辑单元的条件下,大幅降低系统功耗和面积.在使用该算法对某一射频模块进行优化后,硬件测试结果显示该射频模块对某型号FPGA的逻辑占用率相比优化前降低17.9%,寄存器总数降低30.7%,存储单元占用率降低21.5%.该算法适用于对含有大量小数乘法运算的系统进行低功耗优化.

关 键 词:小数乘法器  低功耗设计  数据宽度  优化逻辑

Low-Power Design and Application for Decimal Multiplier
Yuan Bo , Liu Hongxia. Low-Power Design and Application for Decimal Multiplier[J]. Journal of Data Acquisition & Processing, 2013, 28(3)
Authors:Yuan Bo    Liu Hongxia
Abstract:
Keywords:decimal multiplication  low-power methodology design  data width  optimization logic
本文献已被 万方数据 等数据库收录!
点击此处可从《数据采集与处理》浏览原始摘要信息
点击此处可从《数据采集与处理》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号