首页 | 官方网站   微博 | 高级检索  
     

基于BIST的SRAM型FPGA故障测试
引用本文:杨会平,王晓鹏,宋庆恒. 基于BIST的SRAM型FPGA故障测试[J]. 测控技术, 2013, 32(6): 13-16
作者姓名:杨会平  王晓鹏  宋庆恒
作者单位:怀化学院 物理与信息工程系;电子科技大学 自动化工程学院;怀化学院 物理与信息工程系;怀化学院 物理与信息工程系
基金项目:湖南省教育厅科学研究项目(10C1058)
摘    要:从生产者角度对FPGA芯片测试技术进行深入而全面的研究,是保证制造出高可靠性芯片的一个重要前提。由于FPGA具有可重复编程性,该方法通过编程将FPGA内部资源划分为多个内建自测试(BIST,built in self test)模块,然后多次配置改换每个BIST模块中各个组成部分的角色和测试路径,进而达到对FPGA内部资源完全测试的目的。由于给出的方法是将内部资源作为一个整体来测试,所以FPGA的可编程逻辑资源和互连资源的测试问题可同时进行,继而有效地减少编程难度和测试时间。最后的实验结果表明该方法的有效性。

关 键 词:可测性设计;故障诊断;BIST;互连资源;可编程逻辑资源

Fault Test to SRAM-Based FPGAs with Built-in Self-Test Method
Abstract:For producers,an in-depth and comprehensive study on the FPGA testing technidogy is an important prerequisite to ensure the successful manufacture of high reliability chip.Since FPGA can be reprogrammed,this method can divide the FPGA internal resources into several BIST(built-in self test) modules via programming,then change the role and test path of the various components in each BIST module via several configurations,the complete test for the internal resources of FPGA can be reached.This method makes the internal resources of FPGA as a whole to test,so the test for FPGA configurable logic blocks and interconnect resources can be carried out simultaneously,and then the difficulties of programming and testing time can be effectively reduced.The experimental results indicate that this method is effective.
Keywords:design for testability  fault diagnosis  BIST  interconnect resources  configurable logic blocks
点击此处可从《测控技术》浏览原始摘要信息
点击此处可从《测控技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号