首页 | 官方网站   微博 | 高级检索  
     

一种高速低功耗可重构流水线乘法器
引用本文:田心宇,杨银堂,朱樟明,姚英.一种高速低功耗可重构流水线乘法器[J].微电子学与计算机,2006,23(8):14-16.
作者姓名:田心宇  杨银堂  朱樟明  姚英
作者单位:1. 西安电子科技大学微电子研究所,陕西,西安,710071
2. 西安电子科技大学电子工程学院,陕西,西安,710071
基金项目:国家自然科学基金;国家部委科研项目
摘    要:文章针对在语音、视频等多媒体信号处理中出现的可变速率信号,设计了一种新型的高速低功耗可重构流水线乘法器电路,该电路可通过改变流水级数使运算频率与待处理的信号频率相匹配,明显地降低了功耗、提高了效率。并在0.25μm CMOS工艺条件下对该电路性能进行了仿真、分析、比较。在保证最大频率为1.04GHz的高运算速度情况下,最多可节约电路功耗36%。

关 键 词:可重构  高速  低功耗  乘法器  流水线
文章编号:1000-7180(2006)08-014-03
收稿时间:2005-09-28
修稿时间:2005年9月28日

A Re-configurable High Speed Low-Power Pipeline Multiplier
TIAN Xin-yu,YANG Yin-tang,ZHU Zhang-ming,YAO Ying.A Re-configurable High Speed Low-Power Pipeline Multiplier[J].Microelectronics & Computer,2006,23(8):14-16.
Authors:TIAN Xin-yu  YANG Yin-tang  ZHU Zhang-ming  YAO Ying
Abstract:
Keywords:Re-configurable  High speed  Low-power waste  Multiplier  Pipeline
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号