首页 | 官方网站   微博 | 高级检索  
     

一种低功耗时钟芯片的设计与实现
引用本文:贾宇然,倪春波,应建华,邹雪城.一种低功耗时钟芯片的设计与实现[J].电子与封装,2004,4(4):46-49.
作者姓名:贾宇然  倪春波  应建华  邹雪城
作者单位:华中科技大学电子科学与技术系,湖北,武汉,430074;华中科技大学电子科学与技术系,湖北,武汉,430074;华中科技大学电子科学与技术系,湖北,武汉,430074;华中科技大学电子科学与技术系,湖北,武汉,430074
摘    要:本文讨论了一种低功耗时钟芯片的设计与实现。通过分析CMOS电路功耗产生原因,给出了详细的低功耗实现方案。流片后测试表明该芯片工作电流0.17mA,满足低功耗要求。

关 键 词:低功耗  时钟芯片  设计与实现
修稿时间:2003年1月12日

The Design and Implementation of a Low-power Clock Chip
Jia Yuran,Ni Chunbo,Ying Jianhua,Zou Xuecheng.The Design and Implementation of a Low-power Clock Chip[J].Electronics & Packaging,2004,4(4):46-49.
Authors:Jia Yuran  Ni Chunbo  Ying Jianhua  Zou Xuecheng
Affiliation:Jia Yuran,Ni Chunbo,Ying Jianhua,Zou Xuecheng Department of Electronic Science & Tech.,Huazhong Univ. of Sci. & Tech.,Hubei,Wuhan,430074
Abstract:This paper discusses the design and implementation of a low-power digital clock chip. The detailedsolution has been given by analyzing source of power. The static current is 170μA, reaching the requirementof low power.
Keywords:Clock Chip  Systerm Desing  VLSI Implemetn
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号