首页 | 官方网站   微博 | 高级检索  
     

含存储器数字电路系统的自动测试生成
引用本文:成本茂,杨士元,王红,鞠艳秋. 含存储器数字电路系统的自动测试生成[J]. 计算机工程, 2007, 33(23): 252-254
作者姓名:成本茂  杨士元  王红  鞠艳秋
作者单位:清华大学自动化系,北京,100084
基金项目:国家重点基础研究发展计划(973计划)
摘    要:已有的数字电路自动测试生成(ATPG)软件没有存储器的结构模型,不支持对存储器电路的自动测试生成。该文分析了2类存储器的功能特征,提出了面向测试的ROM和RAM结构模型的建立方法,其中,ROM根据所储存的数据等效成组合电路模型, RAM利用新建立的RAMBIT基元等效成利于测试的时序电路模型。将其应用于ATPG软件中,解决了含存储器数字电路的自动测试生成问题。

关 键 词:存储器  结构模型  自动测试生成  故障仿真
文章编号:1000-3428(2007)23-0252-03
收稿时间:2007-01-10
修稿时间:2007-01-10

ATPG for Digital Circuits with Memory Chips
CHENG Ben-mao,YANG Shi-yuan,WANG Hong,JU Yan-qiu. ATPG for Digital Circuits with Memory Chips[J]. Computer Engineering, 2007, 33(23): 252-254
Authors:CHENG Ben-mao  YANG Shi-yuan  WANG Hong  JU Yan-qiu
Affiliation:(Automation Department, Tsinghua University, Beijing 100084)
Abstract:Two new structural models of ROM and RAM for testing are given, which can be used as testing primitives in the digital automatic test pattern generation(ATPG) systems. Test patterns for circuits with ROM chips are generated automatically after ROM’s converting to a combinational model, while the ATPG problems for circuits with RAM chips are also resolved after RAM is equivalent to a sequential model.
Keywords:memory  structual model  automatic test pattern generation(ATPG)  fault simulation
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号