首页 | 官方网站   微博 | 高级检索  
     

一种1.8 V 10/100 Mb/s以太网物理层发送电路
引用本文:陶成,杨励,李宁,任俊彦,郑增钰.一种1.8 V 10/100 Mb/s以太网物理层发送电路[J].复旦学报(自然科学版),2006,45(4):448-451,456.
作者姓名:陶成  杨励  李宁  任俊彦  郑增钰
作者单位:复旦大学,专用集成电路与系统国家重点实验室,上海,201203
基金项目:国家高技术研究发展计划(863计划)
摘    要:根据IEEE 802.3协议的指标要求,设计了一种采用0.18μm 1.8 V CMOS工艺的10/100 Mb/s以太网物理层发送电路.电路的实质是一个分辨率为5 bit,采样速率为125 MHz,上升下降时间为4 ns的电流驱动型数模转换器.芯片面积0.865 mm2,100 Mb/s时功耗为83.37 mW,10 Mb/s时功耗为109.6 mW.

关 键 词:集成电路  以太网  发送电路  数模转换  电流驱动
文章编号:0427-7104(2006)04-0448-04
收稿时间:2005-08-25
修稿时间:2005-08-25

A 1.8 V Transmitter for 10/100 Mb/s Ethernet Physical Layer
TAO Cheng,YANG Li,LI Ning,REN Jun-yan,ZHENG Zeng-yu.A 1.8 V Transmitter for 10/100 Mb/s Ethernet Physical Layer[J].Journal of Fudan University(Natural Science),2006,45(4):448-451,456.
Authors:TAO Cheng  YANG Li  LI Ning  REN Jun-yan  ZHENG Zeng-yu
Abstract:A 0.18 tan 1.8 V CMOS transmitter that implements IEEE 802.3 Ethernet physical layer standards for 10/100 Mb/s data rates is described. The circuit is substantially a current-steering digital-to-analog converter with 5 bit resolution, 125 MHz sampling rate and 4 ns transition time. The chip area is 0. 865 mm^2 ; power dissipation is 83.37 mW in 100 Mb/s and 109.6 mW in 10 Mb/s.
Keywords:integration circuit  Ethernet  transmitter  digital-to-analog converter  current-steering
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号