排序方式: 共有59条查询结果,搜索用时 0 毫秒
1.
针对数字射频存储器(Digital Radio Frequency Memory,DRFM)系统在进行对外部输入信号采集时,对高稳频率源需求问题,提出了一种基于两级锁相环的多通道低相噪同步频率源设计方法,实现了6路在2.26~2 600 MHz范围内任意频率信号输出。通过线性叠加的方法,理论分析了锁相环中相位噪声的模型,并根据相位噪声的来源进行优化设计。最后对频率源电路杂散和相位噪声进行测试,测试结果表明该频率源电路输出1.25 GHz频率时的杂散抑制优于-60 dBc,相位噪声抑制优于-104.91 dBc/Hz@500kHz。 相似文献
2.
基于FPGA的数字射频存储器设计 总被引:3,自引:0,他引:3
数字射频存储器(DRFM)是电子对抗中的一个关键部件,它将雷达信号下变频后的信号进行采样保存,再延时转发出去,从而实现距离上的欺骗干扰.本文介绍了DRFM的基本原理,确定了目前的总体设计思想,并在此基础上,设计了一种基于现场可编程门阵列的方案,并对方案进行了详细的论证.另外,对方案的核心部分还进行了仿真,分析了系统的主要性能指标.这种方案的设计思想独到,采用器件先进,为进一步研制高性能的DRFM电路奠定了坚实的基础. 相似文献
3.
王龙潘明海宋聂 《数据采集与处理》2016,31(4):823-831
为了实现宽带雷达系统中雷达信
号的低失真采集与处理,研究并设计了具有幅相误差校正功能的宽带低杂散采样系统。该系统采用宽带模数转换(Analog to digital converter, ADC)器件和高性能可编程逻辑阵列(Field programmable gate array, FPGA)的实现方案,并从低抖动采样时钟、低噪声电源和防串扰等方面进行了低杂散最优方案研究。为了改善系统的带内传输特性,利用优化算
法设计了有限长冲激响(Finite impulse response,FIR)数字校准滤波器。最后对设计
的系统进行实验测试,结果表明系统瞬时带宽达到800 MHz以上,采样率1.8GS/s,量化位数8位、杂散电平-50 dBc,性能指标满足系统在宽带雷达信号获取、宽带雷达目标成像和宽带雷达目标回波重构等领域的应用。 相似文献
4.
线性调频-捷变频对三元组目标定位精度的影响 总被引:1,自引:0,他引:1
在射频仿真系统中,精确的目标角位置通过“三元组”幅相控制实现,幅相控制误差直接影响阵列上目标位置的模拟精度。当工作频率发生变化时,受阵列系统瞬时带宽的限制,目标阵列角位置的模拟精度将发生变化。本文从目标阵列的角位置模拟原理出发,分析了线性调频和频率捷变引起的通路幅度和相位误差对三元组目标定位精度的影响,为研究线性调频和捷变频状态下的目标定位控制提供了一定的依据。 相似文献
5.
6.
7.
8.
9.
10.
由于传统的引导程序装载受内存大小的限制,不能同时将多种试验类型的程序一次性装载。本文通过分析高速数字信号处理器TMS320C3X与外部存储器FLASH组成系统实现引导装载的机理,介绍了一种通过USB (universal serial bus)接口来实现引导多种试验类型程序装载的设计方法和具体步骤。通过实验证明,该方法可以按照系统的实时需要根据不同的试验类型装载不同的下层程序,而且可以轻松实现下层程序的软件升级。这种方法使得整个测控系统的测试、控制以及应用具有更强的灵活性,可以广泛的应用在测控、信号处理等多个领域。 相似文献