排序方式: 共有9条查询结果,搜索用时 15 毫秒
1
1.
2.
3.
为了实现模块化设计,缩短FPGA的开发周期,提出了基于Xilinx Virtex-7 FPGA的QDRⅡ+ SRAMFIFO接口设计方案.借鉴标准FIFO的设计思想,结合QDRⅡ+SRAM控制器的特点,设计基于QDRⅡ+ SRAM控制器的FIFO接口.通过原型机测试,验证了该接口不仅具有标准FIFO的功能,而且具有存储空间大等优势. 相似文献
4.
为满足电子战接收机对瞬时输入带宽的应用要求,提出一种基于FPGA的高性能数据采集和预处理系统。该系统采用3片Virtex-5 FPGA对ADC采样数据进行协同处理,能够实现双通道4.8Gsps的数据采样。实验结果表明,在相同测试条件下,该系统比传统的系统具有更好的信噪比和更高的有效位。 相似文献
5.
论述了Virtex-5和DDR2?SDRAM在互联中的信号完整性问题,利用前仿和后仿的措施分析和验证了它们在不同互联拓扑结构下的信号完整性。通过原型机的测试,验证了该理论在高速电路设计中的应用有效性。 相似文献
6.
为解决传统均匀FFT波束形成算法引起的3维声呐成像分辨率降低的问题,该文提出分区域FFT波束形成算法。远场条件下,以保证成像分辨率为约束条件,以划分数量最少为目标,采用遗传算法作为优化手段将成像区域划分为多个区域。在每个区域内选取一个波束方向,获得每一个接收阵元收到该方向回波时的解调输出,以此为原始数据在该区域内进行传统均匀FFT波束形成。对FFT计算过程进行优化,降低新算法的计算量,使其满足3维成像声呐实时性的要求。仿真与实验结果表明,采用分区域FFT波束形成算法的成像分辨率较传统均匀FFT波束形成算法有显著提高,且满足实时性要求。 相似文献
7.
8.
9.
1