排序方式: 共有6条查询结果,搜索用时 0 毫秒
1
1.
2.
3.
介绍了一种低漏电、高击穿电容的HDPCVD(ICPCVD)工艺,并对制备的电容进行了电性能分析和失效分析。通过优化确定了工艺的最佳反应条件,研制出的电容其击穿场强达到8.7MV/cm,在电压加到200V时其电容漏电小于0.5μA。通过与传统的PECVD工艺进行对比,充分体现了HDPCVD(ICPCVD)工艺生长介质的低温生长、低漏电、较高击穿场强、无H工艺等优点。随后的失效分析表明,电容上下电极金属对电容成品率有着很大影响。 相似文献
4.
<正>随着化合物半导体技术日益成熟,利用晶体管级异构集成技术在同一芯片内实现Si CMOS与化合物半导体的集成以获得最佳的电路/系统性能,既是技术发展的内在需求也是后摩尔时代的必然趋势。南京电子器件研究所开展了基于外延层转移技术的晶体管级异构集成方面的研究,在国内首次将1.5|im厚的76.2 mm(3英寸)GaAs pHEMT外延层薄膜完整地剥离并转移到Si衬底上(如图1所示), 相似文献
5.
The design, fabrication, and electrical characteristics of a 4H-SiC PiN diode with breakdown voltage higher than 17 kV are presented. The three-zone JTE has been used in the fabrication. Numerical simulations have been performed to optimize the parameters of the edge termination technique. The epilayer properties of the N-type are 175 μm with a doping of 2×1014cm-3. With the three-zone JTE, a typical breakdown voltage of 17 kV has been achieved. 相似文献
6.
1